Acceleration platform for low-latency trading
Public support
Provider
Technology Agency of the Czech Republic
Programme
—
Call for proposals
TREND 3 (STA02020FW030)
Main participants
Magmio a.s.
Contest type
VS - Public tender
Contract ID
FW03010350 - Smlouva o poskytnutí podpory
Alternative language
Project name in Czech
Akcelerační platforma pro nízkolatenční obchodování na burze
Annotation in Czech
Cílem projektu je výrazně technologicky posunout produkt akcelerační platformy pro nízkolatenční obchodování na burze a zvýšit tak jeho konkurenceschopnost na zahraničních trzích. Základem této platformy je akcelerační karta s rozhraním PCIe, vybavená síťovými rozhraními a hradlovým polem FPGA, ve kterém je realizována hlavní funkcionalita, tj. zpracování informací z burzy, jejich porovnání s nastavenými obchodními strategiemi a v případě potřeby odesílání požadavků (o nákupu/prodeji) zpět na burzu. Klíčové vlastnosti této platformy spočívají v možnosti realizovat obchodní strategie přímo uvnitř FPGA čipu, podporovat více burz současně a efektivně přistupovat k informacím o obchodovaných položkách uložených ve velkokapacitních pamětech typu DRAM nebo HBM.
Scientific branches
R&D category
AP - Applied research
OECD FORD - main branch
20206 - Computer hardware and architecture
OECD FORD - secondary branch
20202 - Communication engineering and systems
OECD FORD - another secondary branch
20201 - Electrical and electronic engineering
CEP - equivalent branches <br>(according to the <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">converter</a>)
JA - Electronics and optoelectronics<br>JB - Sensors, detecting elements, measurement and regulation<br>JC - Computer hardware and software<br>JW - Navigation, connection, detection and countermeasure
Completed project evaluation
Provider evaluation
U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)
Project results evaluation
The project "Acceleration Platform for Low-Latency Stock Exchange Trading" focused on a technological shift in the field of high-speed algorithmic trading. The key elements of the solution are the implementation of trading strategies directly in FPGA, support for multiple exchanges, and effective work with large-capacity memories such as DRAM or HBM. From a professional point of view, the project brought several innovations, with the greatest benefits being: - Optimization of communication latency between individual components of the trading system. - Expansion of trading logic for multiple exchanges, which allows for the implementation of more complex strategies on different markets simultaneously. - Integration of low-latency approaches to DRAM/HBM, whereby the project seeks to overcome traditional memory bandwidth limitations. The opposing committee agreed that the project succeeded according to the terms of reference.
Solution timeline
Realization period - beginning
Jan 1, 2021
Realization period - end
Dec 31, 2024
Project status
U - Finished project
Latest support payment
Feb 28, 2024
Data delivery to CEP
Confidentiality
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Data delivery code
CEP25-TA0-FW-U
Data delivery date
Jun 23, 2025
Finance
Total approved costs
30,978 thou. CZK
Public financial support
21,194 thou. CZK
Other public sources
0 thou. CZK
Non public and foreign sources
9,829 thou. CZK