All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Model parameters extraction for semiconductor structures

Public support

  • Provider

    Czech Science Foundation

  • Programme

    Standard projects

  • Call for proposals

    Standardní projekty 2 (SGA02003GA-ST)

  • Main participants

    Vysoké učení technické v Brně / Fakulta elektrotechniky a komunikačních technologií

  • Contest type

    VS - Public tender

  • Contract ID

Alternative language

  • Project name in Czech

    Identifikace parametrů modelů polovodičových struktur

  • Annotation in Czech

    Navrhovaný projekt se komplexně zabývá analýzou, návrhem, realizací a ověřením systému identifikace parametrů elektrických modelů polovodičových struktur s hlavním cílem prozkoumat možnost využití strukturního simulátoru pro určení parametrů modelůpolovodičových prvků. Hlavní výzkum je zaměřen na konkrétní propojení strukturního simulátoru s elektrickým simulátorem. Předpokládá se využití elektrického simulátoru HSPICE a strukturního simulátoru DESSIS, které můžeme považovat za průmyslovéstandardy pro jednotlivé aplikační oblasti. Základním předpokládaným realizačním výstupem projektu bude systém umožňující získat parametry elektrických modelů prvků s vyloučením etapy měření elektrických charakteristik. Tyto charakteristiky budounahrazeny "virtuálními"charakteristikami odvozenými z výstupů strukturního simulátoru. Využití systému se předpokládá v návrhu monolitických integrovaných obvodů v technologiích CMOS, BiCMOS, které se budou realizovat v laboratoři IO Ústavu

Scientific branches

  • R&D category

    ZV - Basic research

  • CEP classification - main branch

    JA - Electronics and optoelectronics

  • CEP - secondary branch

    JC - Computer hardware and software

  • CEP - another secondary branch

  • OECD FORD - equivalent branches <br>(according to the <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">converter</a>)

    20201 - Electrical and electronic engineering<br>20206 - Computer hardware and architecture

Completed project evaluation

  • Provider evaluation

    U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)

  • Project results evaluation

    The project dealt entirely with the analysis, design, realisation and verification of the system  for extrraction of electrical model parameters of semiconductor structures with the main aim to examine the possibilities of using the device simulator to e

Solution timeline

  • Realization period - beginning

    Jan 1, 2003

  • Realization period - end

    Jan 1, 2005

  • Project status

    U - Finished project

  • Latest support payment

Data delivery to CEP

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

  • Data delivery code

    CEP06-GA0-GA-U/07:6

  • Data delivery date

    Jan 15, 2009

Finance

  • Total approved costs

    682 thou. CZK

  • Public financial support

    465 thou. CZK

  • Other public sources

    0 thou. CZK

  • Non public and foreign sources

    217 thou. CZK