New principles of intergrated low-voltage and low-power AD converters in sub-micron technologies
Public support
Provider
Czech Science Foundation
Programme
Standard projects
Call for proposals
Standardní projekty 8 (SGA02005GA-ST)
Main participants
—
Contest type
VS - Public tender
Contract ID
102/05/0869
Alternative language
Project name in Czech
Nové principy integrovaných nízkonapěťových a nízkopříkonových AD převodníků v submikronových technologiích
Annotation in Czech
Podstatou projektu je zdokonalování stávajících a hledání nových přístupů k analogově digitálnímu převodu s použitím aktivních prvků pracujících s technikou spínaných kapacitorů (SC) a spínaných proudů (SI) při nízkém napájecím napětí a příkonu. TechnikaSC je poměrně široce rozvinuta, nicméně použité kapacitory musejí být lineární a mívají většinou velkou plochu na čipu. Navíc výstupní signál může být doprovázen šumem, který vzniká průnikem při přepínání čítacích kapacitorů a neshodností jednotlivých prvků na čipu. Technika SI není v AD převodu zatím příliš rozvinuta, ale pro přicházející technologie je vysoce perspektivní. Hlavním cílem projektu bude udržet nebo zlepšit parametry AD převodníků pracujících uvedenými technikami při snižování napájecíhonapětí a napájecího příkonu, které se budou muset snížit pod stávající jmenovité hodnoty průmyslových výrobků. Dílčím cílem projektu bude hledání odlišných principů a metod funkce zmíněných AD převodníků. Další práce budou soustředěny do
Scientific branches
R&D category
ZV - Basic research
CEP classification - main branch
JA - Electronics and optoelectronics
CEP - secondary branch
JB - Sensors, detecting elements, measurement and regulation
CEP - another secondary branch
—
OECD FORD - equivalent branches <br>(according to the <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">converter</a>)
20201 - Electrical and electronic engineering
Completed project evaluation
Provider evaluation
V - Vynikající výsledky projektu (s mezinárodním významem atd.)
Project results evaluation
The project dealt with the research and improvement of present and looking for new approaches to analog digital conversion exploiting active circuit elements and blocks working with the principle of switched capacitor (SC) technique and switched current
Solution timeline
Realization period - beginning
Jan 1, 2005
Realization period - end
Dec 31, 2007
Project status
U - Finished project
Latest support payment
May 2, 2007
Data delivery to CEP
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data delivery code
CEP08-GA0-GA-U/04:3
Data delivery date
Dec 16, 2008
Finance
Total approved costs
3,745 thou. CZK
Public financial support
3,745 thou. CZK
Other public sources
0 thou. CZK
Non public and foreign sources
0 thou. CZK