A CAD System for Automatic Design of FPGA-Based Communication ProcessorsP
Public support
Provider
Ministry of Education, Youth and Sports
Programme
EUPRO
Call for proposals
—
Main participants
ASICentrum spol. s r.o.
Contest type
—
Contract ID
—
Alternative language
Project name in Czech
Návrhový systém pro automatizaci návrhu komunikačních procesorů na bázi obvodů FPGA
Annotation in Czech
Cílem výzkumných a vývojových prací tohoto projektu je vývoj programových prostředků, které zrychlí a zkvalitní návrh mikroelektronických systémů a přispějí k řízení kvality příslušných výrobků. Dosáhne se toho použitím grafického jazyka pro popis chování systému a provedením automatické syntézy, tj. automatické transformace specifikace systému do jeho implementace. Projekt se soustřeďuje na specifickou třídu aplikací a na programovatelná hradlová pole (FPGA) jako na základ implementace systému.
Scientific branches
R&D category
—
CEP classification - main branch
JA - Electronics and optoelectronics
CEP - secondary branch
—
CEP - another secondary branch
—
OECD FORD - equivalent branches <br>(according to the <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">converter</a>)
20201 - Electrical and electronic engineering
Solution timeline
Realization period - beginning
Jan 1, 1995
Realization period - end
Jan 1, 1998
Project status
K - Ending multi-year project
Latest support payment
—
Data delivery to CEP
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data delivery code
CEP/1998/MSM/MSM8OK/V/1:1
Data delivery date
—
Finance
Total approved costs
984 thou. CZK
Public financial support
747 thou. CZK
Other public sources
0 thou. CZK
Non public and foreign sources
0 thou. CZK