The Xilinx Spartan-3 FPGA
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F04%3APU45703" target="_blank" >RIV/00216305:26220/04:PU45703 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Xilinx Spartan-3 FPGA
Original language description
Integrovany obvod Spartan III je novy FPGA obvod od firmy Xilinx. Vyrabi se od rijna 2003 technologii 90 nm a pracuje s napajecim napeti jadra 1.2 V. Obvod je urcen pro aplikace pracujici s vysokymi kmitocty a velkymi obemy dat. Svoji nizkou cenou je vhodny hlavne pro vyrobky spotrebni elektroniky. V tomto clanku je predstaven tento obvod a je v nem dale prezentovan navrh zkusebni a demostracni desky pro tento obvod.
Czech name
Xilinx Spartan-3 FPGA
Czech description
Integrovany obvod Spartan III je novy FPGA obvod od firmy Xilinx. Vyrabi se od rijna 2003 technologii 90 nm a pracuje s napajecim napeti jadra 1.2 V. Obvod je urcen pro aplikace pracujici s vysokymi kmitocty a velkymi obemy dat. Svoji nizkou cenou je vhodny hlavne pro vyrobky spotrebni elektroniky. V tomto clanku je predstaven tento obvod a je v nem dale prezentovan navrh zkusebni a demostracni desky pro tento obvod.
Classification
Type
D - Article in proceedings
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
—
Continuities
Z - Vyzkumny zamer (s odkazem do CEZ)
Others
Publication year
2004
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Proceedings of the 10th Conference Student EEICT 2004
ISBN
80-214-2634
ISSN
—
e-ISSN
—
Number of pages
3
Pages from-to
23-25
Publisher name
Vysoké učení technické v Brně, FEKT a FIT
Place of publication
NEUVEDEN
Event location
Brno
Event date
Apr 29, 2004
Type of event by nationality
CST - Celostátní akce
UT code for WoS article
—