The digital signal processing using FPGA
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F06%3APU60085" target="_blank" >RIV/00216305:26220/06:PU60085 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
The digital signal processing using FPGA
Original language description
FPGA circuits were very well improved during next years. Today FPGA integrated circuits are very large and powerful programmable systems. They contain millions gates, thousands flip-flops, RAM memory and other macro blocks like multipliers or processors.One of the wide range usages for these devices could be a digital signal processing. It is usual to make digital signal processing using DSP processors in present days, but modern FPGA circuits has several advantages against DSPs. The biggest advantage is possibility to design a full parallel system, which can work very fast. The second advantage hangs together with the first one, FPGA circuits have huge number of input/output pins, which allows parallel data transfer. For example, the Xilinx Spartan- III FPGA has up to 784 I/O pins.
Czech name
Zpracování signálů s využitím FPGA obvodů
Czech description
FPGA obvody se za posledních několik let velmi zlepšily. Dnes jsou FPGA obvody rozsáhlé a výkonné systémy, které obsahují miliony hrade, tisíce klopných obvodů, paměť RAM a další makrobloky jako násobiče a procesory. Jednou z mnoha oblastí použití těchtoobvodů může být digitální zpracování signálů. V dnešní době je běžné využívat k digitálnímu zpracování signálů signálové procesory, ale FPGA obvody mají proti nim řadu výhod. Jednou z největších je možnost vytvořit rychlý, zcela parelelní systém několikka filtrů. Druhá výhoda vychází z první. FPGA obvody mají velké množsví vstupně/výstupních pinů, což umožňuje paralelní přenos velkého množství dat. Například FPGA obvod Spartan-3 může mít až 784 vstupně/výstupních pinů.
Classification
Type
D - Article in proceedings
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GD102%2F03%2FH105" target="_blank" >GD102/03/H105: Modern methods of electronic circuit analysis, design and applications</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2006
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
ISSE 2006, 29th International Spring Seminar on Electronics Technology
ISBN
1-4244-0551-3
ISSN
—
e-ISSN
—
Number of pages
4
Pages from-to
330-333
Publisher name
Dresden University of Technology
Place of publication
NEUVEDEN
Event location
St. Marienthal
Event date
May 10, 2006
Type of event by nationality
WRD - Celosvětová akce
UT code for WoS article
—