ASIC Digital Filter Systems Generator
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F14%3APR27995" target="_blank" >RIV/00216305:26220/14:PR27995 - isvavai.cz</a>
Result on the web
<a href="http://www.umel.feec.vutbr.cz/vyzkum/vysledky/software/" target="_blank" >http://www.umel.feec.vutbr.cz/vyzkum/vysledky/software/</a>
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Software pro generování systémů s digitálními filtry pro obvody ASIC
Original language description
Programové vybavení pro generování systémů s digitálními filtry pro obvody ASIC s ohledem na plochu, rychlost a spotřebu energie. Výstupem nástroje jsou syntetizovatelné HDL popisy navržených systémů a jednotlivých filtrů. Mezi podporované typy filtrů patří decimační a interpolační CIC filtry, FIR filtry (standardní, decimační i interpolační) a IIR filtry. Součástí jsou i podpůrné obvody – hradla, registry, aritmetické bloky, paměti a komunikační rozhraní.
Czech name
Software pro generování systémů s digitálními filtry pro obvody ASIC
Czech description
Programové vybavení pro generování systémů s digitálními filtry pro obvody ASIC s ohledem na plochu, rychlost a spotřebu energie. Výstupem nástroje jsou syntetizovatelné HDL popisy navržených systémů a jednotlivých filtrů. Mezi podporované typy filtrů patří decimační a interpolační CIC filtry, FIR filtry (standardní, decimační i interpolační) a IIR filtry. Součástí jsou i podpůrné obvody – hradla, registry, aritmetické bloky, paměti a komunikační rozhraní.
Classification
Type
R - Software
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
Result was created during the realization of more than one project. More information in the Projects tab.
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Others
Publication year
2014
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
ADFS Generator
Technical parameters
supported digital filters: CIC (decimation, interpolation), FIR (standard, decimation, interpolation), IIR hardware output: VHDL, Verilog
Economical parameters
vývoj 250 tis. Kč, know-how 150 tis. Kč
Owner IČO
—
Owner name
Ústav mikroelektroniky