Development of Building Blocks for Polymorphic Digital Circuits
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F07%3APU70870" target="_blank" >RIV/00216305:26230/07:PU70870 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Development of Building Blocks for Polymorphic Digital Circuits
Original language description
Polymorphic digital circuits are circuits composed of polymorphic (multifunctional) as well as ordinary gates. In addition to its standard logic function, a polymorphic gate exhibits another logic function which is activated under a specific condition, for example, when Vdd, temperature, illumination or a special signal reaches a certain level. In the recent years, several polymorphic gates have been discovered. These gates are designed using evolutionary approach and have some disadvantages what makestheir application difficult. The paper refers about the effort to develop a set of polymorphic gates which eliminates main disadvantages of existing gates.
Czech name
Vývoj stavebních bloků pro polymorfní číslicové obvody
Czech description
Polymorfní číslicové obvody jsou obvody složené z polymorfních (multifunkčních), ale také konvenčních hradel. Kromě standardní logické funkce mají polymorfní hradla také další logickou funkci, kterou vykonávají za určitých speciálních podmínek, cožmůže být například jiné napájecí napětí, teplota, osvětlení či nějaký speciálí signál. V posledních letech bylo objeveno několik takových hradel, všechny navržené evolučními technikami. Tato hradla však mají také celou řadu nevýhod, což znemožňuje jejichnasazení v běžných aplikacích. Tento článek pojednává o snaze vyvinout takovou sadu polymorfních hradel, která by zachovávala výhody existujících polymorfních hradel, ale netrpěla jejich nectnostmi.
Classification
Type
D - Article in proceedings
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F06%2F0599" target="_blank" >GA102/06/0599: Methods of polymorphic digital circuit design</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>Z - Vyzkumny zamer (s odkazem do CEZ)
Others
Publication year
2007
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Proceedings of the Work in Progress Session of 10th Euromicro DSD 2007
ISBN
978-3-902457-16-5
ISSN
—
e-ISSN
—
Number of pages
2
Pages from-to
33-34
Publisher name
Johannes Kepler University Linz
Place of publication
Linz
Event location
Lübeck
Event date
Aug 27, 2007
Type of event by nationality
WRD - Celosvětová akce
UT code for WoS article
—