Network Probe for Flexible Flow Monitoring
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F08%3APU76725" target="_blank" >RIV/00216305:26230/08:PU76725 - isvavai.cz</a>
Alternative codes found
RIV/63839172:_____/08:00000929
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Network Probe for Flexible Flow Monitoring
Original language description
Research in measurement and monitoring of Internet traffic is evolving rapidly but network tools that would be able to follow it are still rare. New approaches and methods are often tested in offline environment or on low-speed links using software solutions, but consecutive real-time deployment on high-speed links is missing. In this context we propose a flexible network probe which is a foundation stone for further network measurement and monitoring. The architecture of the probe is based on a network acceleration card with Field-Programmable Gate Arrays (FPGA) and a host computer. The configuration for FPGA chips is automatically generated by a configuration program according to the user's definition of the monitored values in order to save hardware resources and increase the throughput. The definition of the monitoring process is described using XML, transformed to VHDL and synthesized. This enables the probe to gain any information about network traffic, assign it to t
Czech name
Síťová sonda pro flexibilní monitorování
Czech description
Výzkum v oblasti měření a monitorování síťového provozu se rychle vyvíjí, ale síťové nástroje, které by je následovaly jsou jen zřídka dostupné. Nové přístupy a metody jsou často zkoušeny mímo provozní síť na pomalých linkách pomocí softwarových nástrojů, ale vyzkoušení na vysokorychlostní reálné sítí stále schází. Proto se článek zabývá sondou pro flexibilní monitorování, která může být základním kamenem budoucích monitorování a měření sítí. Architektura sondy je založena na síťové akcelerační kartě sFPGA a hostitelským počítačem. Konfigurace FPGA čípů je automaticky generována programem podle definice uživatele, jak má probíhat monitorování. Definice, jak má vypadat monitorovací proces, je popsána prostřednictvím jazyka XML, dále pak automatizovaněpřevedena do jazyka VHDL a syntetizována do FPGA. To umožňuje sondě získat libovolnou informaci a měřeném provozu, přiřadit ji k síťovému toku a zp
Classification
Type
D - Article in proceedings
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
—
Continuities
Z - Vyzkumny zamer (s odkazem do CEZ)
Others
Publication year
2008
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Proc. of 2008 IEEE Design and Diagnostics of Electronic Circuits and Systems Workshop
ISBN
978-1-4244-2276-0
ISSN
—
e-ISSN
—
Number of pages
6
Pages from-to
—
Publisher name
IEEE Computer Society
Place of publication
Bratislava
Event location
Bratislava
Event date
Apr 16, 2008
Type of event by nationality
WRD - Celosvětová akce
UT code for WoS article
—