All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F10%3APU89566" target="_blank" >RIV/00216305:26230/10:PU89566 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    čeština

  • Original language name

    Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA

  • Original language description

    Příspěvek charakterizuje výsledky studenta za poslední období a nastiňuje pravděpodobnou strukturu disertační práce a její cíle. Nejprve jsou popsány mezní etapy v návrhu metodiky pro konstrukci odolných systémů s různou úrovní diagnostiky založených naobvodech FPGA. Následně je popsána referenční struktura odolného systému v FPGA, kde je využito principů částečné dynamické rekonfigurace pro obnovu těch částí systému, jež vykazují poruchu. Představen je také způsob řízení rekonfiguračního procesu spolus problémy, které je nutno řešit po rekonfiguraci. Experimenty s metodikou a ověření funkčnosti referenční struktury na vývojové desce ML506 s Virtex5 pro reálné číslicové systémy jsou taktéž popsány v tomto příspěvku.

  • Czech name

    Metodika pro návrh číslicových systémů se zvýšenou spolehlivostí v obvodech FPGA

  • Czech description

    Příspěvek charakterizuje výsledky studenta za poslední období a nastiňuje pravděpodobnou strukturu disertační práce a její cíle. Nejprve jsou popsány mezní etapy v návrhu metodiky pro konstrukci odolných systémů s různou úrovní diagnostiky založených naobvodech FPGA. Následně je popsána referenční struktura odolného systému v FPGA, kde je využito principů částečné dynamické rekonfigurace pro obnovu těch částí systému, jež vykazují poruchu. Představen je také způsob řízení rekonfiguračního procesu spolus problémy, které je nutno řešit po rekonfiguraci. Experimenty s metodikou a ověření funkčnosti referenční struktury na vývojové desce ML506 s Virtex5 pro reálné číslicové systémy jsou taktéž popsány v tomto příspěvku.

Classification

  • Type

    D - Article in proceedings

  • CEP classification

    JC - Computer hardware and software

  • OECD FORD branch

Result continuities

  • Project

    Result was created during the realization of more than one project. More information in the Projects tab.

  • Continuities

    Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach

Others

  • Publication year

    2010

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Article name in the collection

    Počítačové architektury a diagnostika 2010

  • ISBN

    978-80-214-4140-8

  • ISSN

  • e-ISSN

  • Number of pages

    6

  • Pages from-to

  • Publisher name

    Fakulta informačních technologií VUT v Brně

  • Place of publication

    Brno

  • Event location

    Češkovice

  • Event date

    Sep 13, 2010

  • Type of event by nationality

    CST - Celostátní akce

  • UT code for WoS article