Method of fault tolerant system design into limited implementation area based on FPGA
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F12%3APU101865" target="_blank" >RIV/00216305:26230/12:PU101865 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA
Original language description
V článku byla naznačeny hlavní problémy, kterými se bude zabývat metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru v FPGA a jejich možné řešení.
Czech name
Metoda návrh systémů odolných proti poruchám do omezeného implementačního prostoru na bázi FPGA
Czech description
V článku byla naznačeny hlavní problémy, kterými se bude zabývat metodika návrhu systémů odolných proti poruchám do omezeného implementačního prostoru v FPGA a jejich možné řešení.
Classification
Type
D - Article in proceedings
CEP classification
IN - Informatics
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/LD12036" target="_blank" >LD12036: Methodologies for Fault Tolerant Systems Design Development, Implementation and Verification</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>Z - Vyzkumny zamer (s odkazem do CEZ)<br>S - Specificky vyzkum na vysokych skolach
Others
Publication year
2012
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Počítačové architektury & diagnostika 2012
ISBN
978-80-01-05106-1
ISSN
—
e-ISSN
—
Number of pages
6
Pages from-to
109-115
Publisher name
Fakulta informačních technologií ČVUT
Place of publication
Praha
Event location
Milovy
Event date
Sep 10, 2012
Type of event by nationality
CST - Celostátní akce
UT code for WoS article
—