FPGA Implementation of High-Speed Median Filters
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F03%3A00000220" target="_blank" >RIV/49777513:23220/03:00000220 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
FPGA Implementation of High-Speed Median Filters
Original language description
The aim of this paper is to discuss the median nonlinear filters and their FPGA design in VHDL language and applications. Median filtering is a method of impulse noise removal in signal and image processing. This non-linear technique has proven to be a good alternative to linear filtering, as it can effectively suppress impulse noise while preserving edge information.
Czech name
Implementace mediánových filtrů na rychlých FPGA polích
Czech description
Cílem článku je diskuse nelineárních mediánových filtrů a jejich návrh návrh v jazyce VHDL včetně možných aplikací. Mediánová filtrace je metoda pro odstranění impulsního šumu v signálech a při zpracování obrazové informace. Nelineární technika se ukázala být dobrou alternativou k lineární filtraci a může efektivně potlačovat impulsní šumy při současném zachování ostrosti.
Classification
Type
D - Article in proceedings
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
—
Continuities
S - Specificky vyzkum na vysokych skolach
Others
Publication year
2003
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
IEEE International Conference on Computational Cybernetics
ISBN
963-7154-17-5
ISSN
—
e-ISSN
—
Number of pages
3
Pages from-to
311-313
Publisher name
BMF Budapest
Place of publication
Budapest
Event location
Siófok, Hungary
Event date
Jan 1, 2003
Type of event by nationality
WRD - Celosvětová akce
UT code for WoS article
—