Electronic phase sensitive receiver with digital signal processing
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F09%3A00503081" target="_blank" >RIV/49777513:23220/09:00503081 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Elektronický fázově citlivý přijímač s číslicovým zpracováním signálu
Original language description
Elektronický fázově citlivý přijímač s číslicovým zpracováním signálu slouží k detekci přítomnosti kolejového vozidla v kolejovém obvodu. Elektronický fázově citlivý přijímač je koncipován jako náhrada stávajících elektromechanických fázově citlivých relé (DSŠ-12) pracujících na principu Ferarisova motoru. Elektronický fázově citlivý přijímač využívá metod číslicového zpracování signálu. Pro realizaci náhrady funkce elektromechanického systému je konkrétně využita diskrétní Fourierova transformace a algoritmus CORDIC. Celý systém je realizován v obvodu FPGA. Hlavní deska je realizována formou zásuvné standardní malé eurokarty (100 mm * 160 mm), na kterou je připojen panel pro zobrazování, ovládání a diagnostiku. Elektronický fázově citlivý přijímač jerealizován ve dvou verzích, jedna pro signální kmitočet 75 Hz, druhá pak pro signální kmitočet 275 Hz. Díky použití metod číslicového zpracování signálu je možné dosáhnout lepší odolnosti proti rušení např. zpětným trakčním proudem. Přijí
Czech name
Elektronický fázově citlivý přijímač s číslicovým zpracováním signálu
Czech description
Elektronický fázově citlivý přijímač s číslicovým zpracováním signálu slouží k detekci přítomnosti kolejového vozidla v kolejovém obvodu. Elektronický fázově citlivý přijímač je koncipován jako náhrada stávajících elektromechanických fázově citlivých relé (DSŠ-12) pracujících na principu Ferarisova motoru. Elektronický fázově citlivý přijímač využívá metod číslicového zpracování signálu. Pro realizaci náhrady funkce elektromechanického systému je konkrétně využita diskrétní Fourierova transformace a algoritmus CORDIC. Celý systém je realizován v obvodu FPGA. Hlavní deska je realizována formou zásuvné standardní malé eurokarty (100 mm * 160 mm), na kterou je připojen panel pro zobrazování, ovládání a diagnostiku. Elektronický fázově citlivý přijímač jerealizován ve dvou verzích, jedna pro signální kmitočet 75 Hz, druhá pak pro signální kmitočet 275 Hz. Díky použití metod číslicového zpracování signálu je možné dosáhnout lepší odolnosti proti rušení např. zpětným trakčním proudem. Přijí
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GP102%2F06%2FP085" target="_blank" >GP102/06/P085: Application of field programmable devices in fail safe circuits for railway signalling technique</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2009
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
22110-FV002-2009
Numerical identification
—
Technical parameters
Zásuvná standardní malá eurokarta (100 mm * 160 mm). Verze pro signální kmitočet 75 Hz a 275 Hz, výstup galvanicky oddělený.
Economical parameters
Cena elektronického fázově citlivého přijímače s číslicovým zpracováním signálu. 18.000,- Kč.
Application category by cost
—
Owner IČO
49777513
Owner name
Západočeská univerzita v Plzni
Owner country
CZ - CZECH REPUBLIC
Usage type
A - K využití výsledku jiným subjektem je vždy nutné nabytí licence
Licence fee requirement
A - Poskytovatel licence na výsledek požaduje licenční poplatek
Web page
—