Experimental platform for software defined radio based on DSP processor TI OMAP L-138 / TMS320C6748
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F14%3A43923742" target="_blank" >RIV/49777513:23220/14:43923742 - isvavai.cz</a>
Result on the web
<a href="http://partnerstvi.fel.zcu.cz/vysledky" target="_blank" >http://partnerstvi.fel.zcu.cz/vysledky</a>
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Experimentální platforma pro softwarově definované rádio založená na procesoru TI Omap L-138 / TMS320C6748
Original language description
Softwarová platforma je určena pro testování bloků číslicového zpracování signálu v oblasti softwarově definovaného rádia. V rámci projektu byly vytvořeny systémové bloky (ovladače) pro DSP procesor TI Omap L-138 (využito pouze DSP jádro TMS320C6748), které zajišťují obsluhu kanálu přímého přístupu do paměti (EDMA), ovladač VGA (Raster Controller), ovladač audio kodeku a další. Na tyto základní systémové bloky jsou dále navázány bloky číslicového zpracování. Za tímto účelem byl vytvořen BPSK/QPSK přenosový řetězec implementovaný na dvou vývojových deskách, na přijímací straně je možné demodulovaná data zobrazit do I/Q diagramu prostřednictvím VGA monitoru. Demodulátor je koncipován jako synchronní a je založen na fázovém závěsu. Na tomto principu jsoupostaveny bloky automatického řízení zisku (AGC), blok symbolové synchronizace včetně bloku synchronizace nosné vlny. Celý program byl vytvořen v jazyce C ve vývojovém prostředí TI Code Composer Studio.
Czech name
Experimentální platforma pro softwarově definované rádio založená na procesoru TI Omap L-138 / TMS320C6748
Czech description
Softwarová platforma je určena pro testování bloků číslicového zpracování signálu v oblasti softwarově definovaného rádia. V rámci projektu byly vytvořeny systémové bloky (ovladače) pro DSP procesor TI Omap L-138 (využito pouze DSP jádro TMS320C6748), které zajišťují obsluhu kanálu přímého přístupu do paměti (EDMA), ovladač VGA (Raster Controller), ovladač audio kodeku a další. Na tyto základní systémové bloky jsou dále navázány bloky číslicového zpracování. Za tímto účelem byl vytvořen BPSK/QPSK přenosový řetězec implementovaný na dvou vývojových deskách, na přijímací straně je možné demodulovaná data zobrazit do I/Q diagramu prostřednictvím VGA monitoru. Demodulátor je koncipován jako synchronní a je založen na fázovém závěsu. Na tomto principu jsoupostaveny bloky automatického řízení zisku (AGC), blok symbolové synchronizace včetně bloku synchronizace nosné vlny. Celý program byl vytvořen v jazyce C ve vývojovém prostředí TI Code Composer Studio.
Classification
Type
R - Software
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
—
Continuities
S - Specificky vyzkum na vysokych skolach
Others
Publication year
2014
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
22110-SW005-2014
Technical parameters
Ing. Pavel Fiala, Univerzitní 8, 306 14 Plzeň, 377634267
Economical parameters
Výsledek je využíván příjemcem, ekonomické parametry se neuvádí
Owner IČO
49777513
Owner name
Západočeská univerzita v Plzni