Peripherals to the resonant detector
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F61989592%3A15310%2F17%3A73584155" target="_blank" >RIV/61989592:15310/17:73584155 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Periferie k rezonančnímu detektoru
Original language description
Jedná se o elektronické zařízení ovládané pomocí rozhraní USB. Zařízení je složeno z vysokofrekvenčního zesilovače kombinovaného s tvarovačem sledovaného signálu. Zařízení provádí selekci čítaných impulzů na základě jejich tvaru a amplitudy. Vybrané impulzy jsou dále zpracovány do spekter pomocí hradlového pole.
Czech name
Periferie k rezonančnímu detektoru
Czech description
Jedná se o elektronické zařízení ovládané pomocí rozhraní USB. Zařízení je složeno z vysokofrekvenčního zesilovače kombinovaného s tvarovačem sledovaného signálu. Zařízení provádí selekci čítaných impulzů na základě jejich tvaru a amplitudy. Vybrané impulzy jsou dále zpracovány do spekter pomocí hradlového pole.
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
—
OECD FORD branch
20205 - Automation and control systems
Result continuities
Project
<a href="/en/project/TG01010080" target="_blank" >TG01010080: Effective Transfer of Palacký University Olomouc Results into Praxis</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2017
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
PoC_0501b
Numerical identification
0501b
Technical parameters
Tvarovač je tvořen derivačním článkem a dvoustupňovým operačním zesilovačem AD8038. Amplitudová selekce je prováděna rychlými (4.5ns) komparátory TLV3502 Referenční hladiny pro komparátory jsou generovány pomocí 10bit DA převodníku LTC1664 (rozlišení hladin 4mV v rozsahu 0-4.096V) Časovou filtraci s rozlišením 2.5ns provádí FPGA (Hradlové pole) Altera Cyclone IV taktované na 400MHz Mikrokontrolér STM32F401 provádí komunikaci s PC pomocí FTDI UART->USB Bridge, dále komunikuje s FPGA a ovládá DA převodník
Economical parameters
Díky platformě založené na hradlovém poli je čítání prováděno v reálném čase. Zároveň provádění amplitudové/tvarové filtrace sledovaných impulzů dovoluje kvalitně selektovat studovanou. Tyto prvky umožňují zrychlení načítání spekter a tedy šetří měřící čas.
Application category by cost
—
Owner IČO
61989592
Owner name
Univerzita Palackého v Olomouci
Owner country
CZ - CZECH REPUBLIC
Usage type
P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
Licence fee requirement
Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek
Web page
—