Eight FP03x8 accelerators for TE0808-09-EG-ES1 module on TEBF0808 carrier board
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F67985556%3A_____%2F21%3A00543797" target="_blank" >RIV/67985556:_____/21:00543797 - isvavai.cz</a>
Result on the web
<a href="http://sp.utia.cz/index.php?ids=results&id=TS74fp03x8" target="_blank" >http://sp.utia.cz/index.php?ids=results&id=TS74fp03x8</a>
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Eight FP03x8 accelerators for TE0808-09-EG-ES1 module on TEBF0808 carrier board
Original language description
An evaluation package with eight 8xSIMD, FP03x8, floating-point, run-time-reconfigurable accelerators for Zynq Ultrascale+ TE0808-09EG-ES1 module on TEBF0808 carrier board. The TE0808-09EG-ES1 module and TEBF0808 carrier board are designed and manufactured by the company Trenz Electronic. Xilinx device ZU09-EG-ES1 device requires in the design phase Xilinx Vivado tools version 2017.4. These tools must have enabled support for the Xilinx ZU09-EG-ES1 device. The Xilinx Vivado 2017.4 is currently the last Xilinx toolchain supporting the ZU09-EG-ES1 device. The evaluation package provides several pre-compiled HW designs represented in form of SD-cards containing the designs and API interface for SW developer in form of shared Debian Linux libraries. The SW developer can program ARM host application in standard gcc or g++ compiler and “make” can be used for compilation of host applications directly on the embedded Zynq Ultrascale+ ZU09-EG-ES1 based system.
Czech name
—
Czech description
—
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
—
OECD FORD branch
20206 - Computer hardware and architecture
Result continuities
Project
<a href="/en/project/8A18013" target="_blank" >8A18013: From the cloud to the edge - smart IntegraTion and OPtimization Technologies for highly efficient Image and VIdeo processing Systems</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2021
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
zu09_eg_1i_es1_2GB_fp03x8_4x2_ev_deb_rel
Numerical identification
TS74fp03x8
Technical parameters
Systém je navržen pro HW akceleraci výpočtů v plovoucí řádové čárce s jednoduchou přesností (FP32) na osmi SIMD HW akcelerátorech programovatelných z ARM procesoru pomocí firmware. V případě násobení matic s rozměrem 64x64 je dosaženo výpočetního výkonu 16 GFLOP/s.
Economical parameters
Linux systém s jádrem Petalinux 2017.4 operačního systému a souborovým systémem Debian Stretch na obvodu Zynq Ultrascale+. Systém dokumentuje integraci osmi 8xSIMD HW akcelerátorů. Zařízení je implementováno na základové desce Trenz Electronic TEBF0808 a průmyslovém výpočetním modulu Trenz Electronic TE0808-09-EG-ES1 s obvodem Zynq Ultrascale+ xczu9eg-ffvc900-1-i-es1.
Application category by cost
—
Owner IČO
67985556
Owner name
Ústav teorie informace a automatizace AV ČR, v. v. i.
Owner country
CZ - CZECH REPUBLIC
Usage type
P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
Licence fee requirement
Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek
Web page
http://sp.utia.cz/index.php?ids=results&id=TS74fp03x8