Log-Domain CMOS Multiplier for an Analog Current Mode Linearization
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F06%3A03123197" target="_blank" >RIV/68407700:21230/06:03123197 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Log-Domain CMOS Multiplier for an Analog Current Mode Linearization
Original language description
Work describes a circuit system which is able to process analog current mode signals. The circuit is based on the sub-threshold CMOS multiplication cells. Those cells are interconnected by current mirrors to form the circuit with desired transfer characteristic. There are two ways how to use this circuit. It can be used for direct linearization (pre-distortion) of the signal or it can be encircled by a negative feedback in order to realize the inversion function. The circuit is dedicated for slow signals and for extremely low power applications. The program CADENCE and the MOSFET 180nm technology were used for simulations.
Czech name
Log-Domain CMOS násobieka pro analogovou linearizaci v proudovém módu
Czech description
Práce popisuje obvod pro zpracování analogového signálu v proudovém módu. Obvod je zalozen na násobiekových buokách, které jsou tvooeny tranzistory CMOS, které jsou udr3ovány v oblasti podprahové vodivosti. Tyto násobiekové buoky jsou propojeny proudovými zrcadly tak, aby ve výsledku obvodod vykazoval po3adovanou poevodní charakteristiku. Obvod lze pou3ívat jednak pro poímou linearizaci (poedzkreslení) nebo jej obepnout zápornou zpitnou vazbou a získat tak inverzní poevodní charakteristiku. Obvod je ureen pro aplikace s velmi nízkým odbirem energie. Dále je ureen poedev1ím pro pomalé signály. Pro návrh a simulace obvodu byl pou3it program CADENCE a technologie CMOS 180nm.
Classification
Type
D - Article in proceedings
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F06%2F1624" target="_blank" >GA102/06/1624: Micro and nano sensor structures and systems with embedded intelligence (MINASES)</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2006
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Electronic Devices and Systems - IMAPS CS International Conference 2006
ISBN
80-214-3246-2
ISSN
—
e-ISSN
—
Number of pages
6
Pages from-to
52-57
Publisher name
Vysoké učení technické v Brně
Place of publication
Brno
Event location
Brno
Event date
Sep 14, 2006
Type of event by nationality
EUR - Evropská akce
UT code for WoS article
—