All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Arithmetic operator design on FPGA

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F09%3A00153800" target="_blank" >RIV/68407700:21230/09:00153800 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    čeština

  • Original language name

    Návrh aritmetických operátorů na FPGA

  • Original language description

    Zatímco předchozí díly seriálu byly zaměřené spíše na logický a systémový návrh obecných obvodů, v tomto dílu se budeme věnovat návrhu speciálních struktur určených pro aritmetické výpočty na programovatelných hradlových polích. V příspěvku představíme možnosti realizace základních aritmetických operátorů (inverze znaménka, výpočtu absolutní hodnoty, sčítání/odčítání, násobení a dělení) s ohledem na reálnou implementaci na FPGA obvodech. Text je opět doplněn příklady VHDL kódu; krátce se zmíníme i o vlastních aritmetických knihovnách v jazyce VHDL, jejich použití a účelu.

  • Czech name

    Návrh aritmetických operátorů na FPGA

  • Czech description

    Zatímco předchozí díly seriálu byly zaměřené spíše na logický a systémový návrh obecných obvodů, v tomto dílu se budeme věnovat návrhu speciálních struktur určených pro aritmetické výpočty na programovatelných hradlových polích. V příspěvku představíme možnosti realizace základních aritmetických operátorů (inverze znaménka, výpočtu absolutní hodnoty, sčítání/odčítání, násobení a dělení) s ohledem na reálnou implementaci na FPGA obvodech. Text je opět doplněn příklady VHDL kódu; krátce se zmíníme i o vlastních aritmetických knihovnách v jazyce VHDL, jejich použití a účelu.

Classification

  • Type

    J<sub>x</sub> - Unclassified - Peer-reviewed scientific article (Jimp, Jsc and Jost)

  • CEP classification

    JC - Computer hardware and software

  • OECD FORD branch

Result continuities

  • Project

  • Continuities

    Z - Vyzkumny zamer (s odkazem do CEZ)

Others

  • Publication year

    2009

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Name of the periodical

    Automatizace

  • ISSN

    0005-125X

  • e-ISSN

  • Volume of the periodical

    53

  • Issue of the periodical within the volume

    2

  • Country of publishing house

    CZ - CZECH REPUBLIC

  • Number of pages

    5

  • Pages from-to

  • UT code for WoS article

  • EID of the result in the Scopus database