Current conveyor design optimization via differential evolution
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F09%3A00157284" target="_blank" >RIV/68407700:21230/09:00157284 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Optimalizace návrhu proudového konvejoru s využitím diferenční evoluce
Original language description
Článek se zabývá heuristickou metodou optimalizace analogových elektronických obvodů. Za pomoci na naší katedře vyvinutého systému Potkan, který implementuje základní algoritmus diferenční evoluce v jazyce C++, jsme optimalizovali danou topologickou strukturu analogového funkčního bloku v proudovém mödu - proudového kovejoru II. generace. K vyhodnocení účelové funkce byl použit simulační program Ngspice zahrnující pokročilé knihovny MOSFET modelů BSIM3, BSIM4. Výsledkem je splnění zadaných požadavků natento funkční blok v čase podstatně kratším, než při použití klasických metod optimalizace.
Czech name
Optimalizace návrhu proudového konvejoru s využitím diferenční evoluce
Czech description
Článek se zabývá heuristickou metodou optimalizace analogových elektronických obvodů. Za pomoci na naší katedře vyvinutého systému Potkan, který implementuje základní algoritmus diferenční evoluce v jazyce C++, jsme optimalizovali danou topologickou strukturu analogového funkčního bloku v proudovém mödu - proudového kovejoru II. generace. K vyhodnocení účelové funkce byl použit simulační program Ngspice zahrnující pokročilé knihovny MOSFET modelů BSIM3, BSIM4. Výsledkem je splnění zadaných požadavků natento funkční blok v čase podstatně kratším, než při použití klasických metod optimalizace.
Classification
Type
D - Article in proceedings
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F07%2F1186" target="_blank" >GA102/07/1186: Sophisticated methods of the analog and mixed-signal circuits design in sub-micron technologies</a><br>
Continuities
Z - Vyzkumny zamer (s odkazem do CEZ)
Others
Publication year
2009
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Sborník příspěvků konference KRÁLÍKY 2009
ISBN
978-80-214-3938-2
ISSN
—
e-ISSN
—
Number of pages
4
Pages from-to
—
Publisher name
VUT v Brně, FEKT
Place of publication
Brno
Event location
Králíky
Event date
Aug 31, 2009
Type of event by nationality
EUR - Evropská akce
UT code for WoS article
—