Digital compensation unit for high-accuracy measurement of four-terminal-pair impedance standards working up to 2 MHz
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21230%2F11%3A00181949" target="_blank" >RIV/68407700:21230/11:00181949 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Digitální kompenzační jednotka pro přesné měření čtyřpárových etalonů elektrické impedance pracující ve frekvečním pásmu do 2 MHz
Original language description
Byla realizována dvoukanálová digitální kompenzační jednotka určená pro zvýšení přesnosti měření elektrické impedance v pásmu kmitočtů okolo 1 MHz. Princip jednotky je založen na aplikaci synchronní detekce (implementován algoritmus lock-in zesilovače naFPGA obvodu) a rekonstrukce vstupního signálu. Kompenzační jednotka snímá reziduální napětí na LP svorce měřeného etalonu a realizuje jeho rekonstrukci. Výstupní napětí se zpětnovazebně přes injekční transformátor zavádí zpět do měřicího obvodu. Tímto způsobem lze snížit reziduální napětí na LP svorce měřeného etalonu více než 1000-krát a významně tak zvýšit přesnost měření (lepší než 0,01 %). Jádro digitální kompenzační jednotky je tvořeno FPGA obvodem. Jednotka využívá dva 14-ti bitové AD a DA převodníky pracující na vzorkovací frekvenci 60 MHz. Tento funkční vzorek je dílčím výsledkem řešení dílčího úkolu "Etalonáž elektrické impedance" výzkumného záměru MSM6840770015.
Czech name
Digitální kompenzační jednotka pro přesné měření čtyřpárových etalonů elektrické impedance pracující ve frekvečním pásmu do 2 MHz
Czech description
Byla realizována dvoukanálová digitální kompenzační jednotka určená pro zvýšení přesnosti měření elektrické impedance v pásmu kmitočtů okolo 1 MHz. Princip jednotky je založen na aplikaci synchronní detekce (implementován algoritmus lock-in zesilovače naFPGA obvodu) a rekonstrukce vstupního signálu. Kompenzační jednotka snímá reziduální napětí na LP svorce měřeného etalonu a realizuje jeho rekonstrukci. Výstupní napětí se zpětnovazebně přes injekční transformátor zavádí zpět do měřicího obvodu. Tímto způsobem lze snížit reziduální napětí na LP svorce měřeného etalonu více než 1000-krát a významně tak zvýšit přesnost měření (lepší než 0,01 %). Jádro digitální kompenzační jednotky je tvořeno FPGA obvodem. Jednotka využívá dva 14-ti bitové AD a DA převodníky pracující na vzorkovací frekvenci 60 MHz. Tento funkční vzorek je dílčím výsledkem řešení dílčího úkolu "Etalonáž elektrické impedance" výzkumného záměru MSM6840770015.
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
—
Continuities
Z - Vyzkumny zamer (s odkazem do CEZ)
Others
Publication year
2011
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
Dig. kompenzační jednotka
Numerical identification
—
Technical parameters
frekveční rosah: 10 kHZ - 2 MHz; rozsah vstupního napětí: <3V; rozsah výstupního napětí: 3V USB interface pro řízení jednotky z PC
Economical parameters
Výrobní cena: 1000 EUR
Application category by cost
—
Owner IČO
68407700
Owner name
ČVUT FEL
Owner country
CZ - CZECH REPUBLIC
Usage type
P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
Licence fee requirement
Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek
Web page
—