USB Logic Analyzer
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F68407700%3A21240%2F09%3A00165712" target="_blank" >RIV/68407700:21240/09:00165712 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
USB Logický Analyzátor
Original language description
Tato práce obsahuje návrh a podrobnou analýzu rychlého a relativně levného logického analyzátoru. Parametry výsledného produktu jsou vzorkovací frekvence 100MHz pro 32 bitový měřící port. Měření a sběr dat je řešen dedikovaným hardwarem založeným na FPGAobvodu Virtex-4. Ovládání a interpretace dat pak je řešena softwarově na platformě PC v operačním systému Windows XP. Interface mezi měřícím zařízením a PC je realizován rychlou sběrnicí USB 2.0. Stěžejní části práce jsou především rychlé USB 2.0 rozhraní, rozhraní k DDR pamětem a získání zkušeností v navrhování komplexních zařízení pomocí jazyka VHDL a prostředí EDK od firmy Xilinx. Logický analyzátor je určen pro potřebý analýzy duplexního systému založeného na FPGA obvodech. Systém slouží ke zvyšování spolehlivostních parametrů.
Czech name
USB Logický Analyzátor
Czech description
Tato práce obsahuje návrh a podrobnou analýzu rychlého a relativně levného logického analyzátoru. Parametry výsledného produktu jsou vzorkovací frekvence 100MHz pro 32 bitový měřící port. Měření a sběr dat je řešen dedikovaným hardwarem založeným na FPGAobvodu Virtex-4. Ovládání a interpretace dat pak je řešena softwarově na platformě PC v operačním systému Windows XP. Interface mezi měřícím zařízením a PC je realizován rychlou sběrnicí USB 2.0. Stěžejní části práce jsou především rychlé USB 2.0 rozhraní, rozhraní k DDR pamětem a získání zkušeností v navrhování komplexních zařízení pomocí jazyka VHDL a prostředí EDK od firmy Xilinx. Logický analyzátor je určen pro potřebý analýzy duplexního systému založeného na FPGA obvodech. Systém slouží ke zvyšování spolehlivostních parametrů.
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F09%2F1668" target="_blank" >GA102/09/1668: SoC circuits reliability and availability improvement</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2009
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
2009-xkubalik-Bernatik
Numerical identification
—
Technical parameters
20x50 mm, 50g
Economical parameters
1000CZK, (v ceně není zahrnuta vývojová deska ML402)
Application category by cost
—
Owner IČO
68407700
Owner name
České vysoké učení technické v Praze, Fakulta inform. technologií
Owner country
CZ - CZECH REPUBLIC
Usage type
P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
Licence fee requirement
Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek
Web page
—