Rapid prototyping tools for development of HW-accelerated embedded image- and video-processing applications
Public support
Provider
Academy of Sciences of the Czech Republic
Programme
Information society (National programme of research)
Call for proposals
Informační společnost 1 (SAV02004-IS)
Main participants
—
Contest type
VS - Public tender
Contract ID
1ET400750408
Alternative language
Project name in Czech
Prostředky pro rychlý vývoj HW-akcelerovaných vestavěných aplikací zpracování obrazu a videa
Annotation in Czech
Cílem projektu je vytvořit nástroje a prostředky, které umožní urychlit návrh systémů používajících akceleraci algoritmů pro zpracování obrazu a videa, se záměrem usnadnit průmyslovou aplikaci pokročilých, výpočetně náročných algoritmů v této oblasti. Vprojektu budou vyvinuty knihovny hardwarových a DSP maker vybraných algoritmů a jejich simulačních ekvivalentů. Budou zkoumány možnosti využití dynamické rekonfigurace FPGA při implementaci algoritmů - zde navážeme na projekt RECONF, řešený pracovištěm navrhovatele. Předmětem výzkumu bude také návrh architektury prostředí pro rychlý vývoj resp. konfiguraci aplikací s využitím těchto knihoven, v několika úrovních, od relativně jednoduchého skriptovacího jazyku, až po využití prostředků pro rychlý vývoj aplikací. Předpokládáme využití prostředí Matlab/Simulink a/nebo HW-orientovaných jazyků vysoké úrovně (HandelC, SystemC).
Scientific branches
R&D category
NV - Nonindustrial research (Applied research excluded Industrial research)
CEP classification - main branch
JB - Sensors, detecting elements, measurement and regulation
CEP - secondary branch
JC - Computer hardware and software
CEP - another secondary branch
—
OECD FORD - equivalent branches <br>(according to the <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">converter</a>)
20201 - Electrical and electronic engineering<br>20206 - Computer hardware and architecture
Completed project evaluation
Provider evaluation
V - Vynikající výsledky projektu (s mezinárodním významem atd.)
Project results evaluation
Tools for rapid implementation of accelerated parallel image- and video processing algorithms using the Uni1P/DX64 platform were developed. Simulation and implementation libraries were developed, as well as configuration tools and design methodology.
Solution timeline
Realization period - beginning
Jul 1, 2004
Realization period - end
Dec 31, 2008
Project status
U - Finished project
Latest support payment
Feb 21, 2008
Data delivery to CEP
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data delivery code
CEP09-AV0-1E-U/02:3
Data delivery date
May 4, 2009
Finance
Total approved costs
10,534 thou. CZK
Public financial support
10,534 thou. CZK
Other public sources
0 thou. CZK
Non public and foreign sources
0 thou. CZK