Current- and hybrid-mode circuits for analog signal processing
Public support
Provider
Czech Science Foundation
Programme
Standard projects
Call for proposals
Standardní projekty 8 (SGA02005GA-ST)
Main participants
—
Contest type
VS - Public tender
Contract ID
102/05/0277
Alternative language
Project name in Czech
Obvody v proudovém a smíšeném módu pro zpracování analogových signálů
Annotation in Czech
Podstatou projektu je zdokonalování stávajících a hledání nových přístupů k analogové kmitočtové filtraci na bázi aktivních prvků pracujících v proudovém a smíšeném módu. Z aktivních prvků, které poskytují některé ze svých vstupních nebo výstupních signálů ve formě proudů, jsou komerčně dostupné prvky OTA a transimpedanční operační zesilovače s vyvedeným proudovým výstupem. V poslední době jsou publikovány principy řady dalších aktivních prvků, např. DVCC a CDBA. Tyto prvky však většinou nejsou optimální k dosažení funkce filtru v proudovém módu. Dílčím cílem projektu bude hledání odlišných principů funkce nových obvodových prvků, jejichž svorkové signály, jimiž komunikují s okolím, budou pouze proudy. Další práce budou soustředěny do návrhu integrovaných struktur v rychlé bipolární technologii s konečným cílem výroby zkušebních vzorků ve spolupráci se zahraničním návrhovým centrem. K modelování těchto struktur budou použity jak standardní postupy, tak i metody aproximační symbolické
Scientific branches
R&D category
ZV - Basic research
CEP classification - main branch
JA - Electronics and optoelectronics
CEP - secondary branch
—
CEP - another secondary branch
—
OECD FORD - equivalent branches <br>(according to the <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">converter</a>)
20201 - Electrical and electronic engineering
Completed project evaluation
Provider evaluation
U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)
Project results evaluation
The main results of the project come from the development of novel circuit components and their applications as well as effective methods of modelling and analysing circuits that contain these components.Several transistor structures of CDTA (Current Dif
Solution timeline
Realization period - beginning
Jan 1, 2005
Realization period - end
Dec 31, 2007
Project status
U - Finished project
Latest support payment
May 2, 2007
Data delivery to CEP
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data delivery code
CEP08-GA0-GA-U/04:3
Data delivery date
Dec 16, 2008
Finance
Total approved costs
3,747 thou. CZK
Public financial support
3,747 thou. CZK
Other public sources
0 thou. CZK
Non public and foreign sources
0 thou. CZK