Optimization of FIR Filter on VLIW Digital Signal Processors
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F04%3APU46210" target="_blank" >RIV/00216305:26220/04:PU46210 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Optimization of FIR Filter on VLIW Digital Signal Processors
Original language description
Digital signal processors with Harvard architecture are being gradually replaced by digital signal processors with VLIW (Very Long Instruction Word) architecture. Owing to exploiting the principles of parallel instruction processing and parallel data processing, the new architecture provides the calculation power to implement complex algorithms of digital signal processing. On the other hand, it is very difficult to write programs such that they make optimum use of architecture properties. The source coodes are most often written in the C language and the optimization is performed by the compiler. However, for the compilation to be efficient, the source code must, with a view to parallel processing, be written using compiler inner functions (intrinsics), compiler keywords and compiler directives. The optimization of digital FIR filter source code on digital signal processor TMS320C6414 is discussed in the paper.
Czech name
Optimalizace filtru typu FIR pro signálové procesory s architekturou VLIW
Czech description
Signálové procesory s harvardskou architekturou jsou postupně nahrazovány signálovými procesory s architekturou VLIW (Very Long Instruction Word). Nová architektura má dostatečný výpočetní výkon pro implementaci složitých algoritmů číslicového zpracovánísignálů díky využívání principů paralelního zpracování instrukcí a dat. Na druhou stranu je velice obtížné zapsat programy tak, aby optimálně využívaly vlastnosti architektury. Zdrojové texty jsou nejčastěji zapsány v jazyce C a optimalizace je provedenna překladačem. Avšak aby byl překlad efektivní, musí být zdrojové kódy zapsány s ohledem na paralelní zpracování s využitím vnitřních funkcí překladače (intrinsic), klíčových slov a příkazů překladače. Příspěvek se zabývá implementací FIR filtru v signálovém procesor TMS320C6414.
Classification
Type
D - Article in proceedings
CEP classification
JA - Electronics and optoelectronics
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F04%2F1097" target="_blank" >GA102/04/1097: Enhancement of speech signal hidden in noise</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2004
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Proceedings of Research in Telecommunication Technology 2004
ISBN
80-01-03063-6
ISSN
—
e-ISSN
—
Number of pages
5
Pages from-to
1-5
Publisher name
CTU in Prague, Faculty of Electrical Engineering
Place of publication
Prague
Event location
Český ráj
Event date
Sep 15, 2004
Type of event by nationality
EUR - Evropská akce
UT code for WoS article
—