Optimizing Communication Architectures for Parallel Embedded Systems
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F04%3APU49141" target="_blank" >RIV/00216305:26230/04:PU49141 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Optimizing Communication Architectures for Parallel Embedded Systems
Original language description
The paper addresses the issue of prototyping group communications in application-specific multi-processor systems or SoC. Group communications may have a dramatic impact on the performance and this is why performance estimation of these systems, either bus-based SMPs or message-passing networks of DSPs is undertaken using a CSP-based tool Transim. Variations in computation granularity, communication algorithms, interconnect topology, distribution of data and code to processors as well as in pprocessor count, clock rate, link speed, bus bandwidth, cache line size and other parameters can be easily accounted for. The technique is demonstrated on parallel FFT on 2 to 8 processors.
Czech name
Optimalizace komunikačních architektur paralelních vestavěných systémů
Czech description
Článek se zabývá záležitostí prototypování skupinových komunikací v aplikačně-specifických multiprocesorových systémech nebo SoC. Skupinové komunikace mohou mít dramatický dopad na výkonnost a to je důvod proč je odhad výkonnosti těchto systémů, ať SMP se sběrnicí nebo sítí DSP se zasíláním zpráv, prováděn použitím nástroje Transim založeného na aparátu CSP. Rozdílnosti ve výpočetní granularitě, v komunikačních algoritmech, technologii propojování, rozdělení dat a kódu na procesory ii počet procesorů, hodinový kmitočet, rychlost linek, propustnost sběrnice, velikost bloku cache a další parametry mohou být snadno zohledněny. Technika je demonstrována na paralelní FFT se 2 až 8 procesory.
Classification
Type
C - Chapter in a specialist book
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F02%2F0503" target="_blank" >GA102/02/0503: Parallel performance prediction and tuning</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2004
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Book/collection name
Design of Embedded Control Systems
ISBN
0-387-23630-9
Number of pages of the result
9
Pages from-to
225-233
Number of pages of the book
—
Publisher name
Springer Verlag
Place of publication
Berlin
UT code for WoS chapter
—