The Identification of Registers in RTL Structures
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F04%3APU49270" target="_blank" >RIV/00216305:26230/04:PU49270 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
The Identification of Registers in RTL Structures
Original language description
A highly efficient test schedule can be created for a given digital circuit if a proper test-scheduling algorithm is selected and if the circuit fulfils several criteria that affect the quality of a resulting test schedule significantly and independentlyon any scheduling algorithm. If a design for testability techniques are applied to the circuit structure, the way in which they are applied have a big impact on those circuit properties. Thus, it is feasible to deal with the relation between applicationn of selected design for testability techniques and the quality of a resulting test schedule in detail. This is a wide research area. Our paper deals with the register selection technique through which a test will be applied. The paper presents a methodology for selecting registers for the test application in such a way that the cardinality of a set of selected registers is minimized and test resources allocated to functional units are shared in a maximum way. Proposed methodology is mat
Czech name
Identifikace registrů v RTL obvodech
Czech description
Pokud je zvolen vhodný plánovací algoritmus a daný obvod splňuje jistá kritéria, je možné pro daný číslicový obvod vytvořit vysoce efektivní plán testu. Byl-li daný obvod modifikován pomocí technik návrhu pro snadnou testovatelnost, pak způsob aplikace těchto technik má podstatný vliv na parametry obvodu. Tedy je výhodné podrobněji se zabývat vlivem způsobu aplikace technik pro snadnou testovatelnost na výsledný plán testu. Tento článek se zabývá otázkou vlivu techniky výběru registrů do scan řetězzů na plán testu. Ve článku je představen postup výběru registrů do scan řetězů takovým způsobem, aby výsledná množina scan registrů byla minimální a aby vybrané registry, tj. prostředky pro testování komponent obvodu, byly maximálně sdíleny obvodovými komponentami. Metoda je popsána pomocí prostředků matematického modelu, definice jsou ilustrovány na vhodných příkladech a experimentální výsledky jsou shrnuty spolu s výhledem další výzkumné činnosti v této oblasti.
Classification
Type
D - Article in proceedings
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F04%2F0737" target="_blank" >GA102/04/0737: Modern methods of digital system synthesis</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2004
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Preliminary Proceedings of 1st International Symposium on Leveraging Applications of Formal Methods ISOLA 2004
ISBN
3-540-41613
ISSN
—
e-ISSN
—
Number of pages
4
Pages from-to
317-320
Publisher name
Department of Computer Science of University of Cyprus
Place of publication
Nicosia
Event location
Amathus hotel, Poseidon avenue, 8098 Paphos
Event date
Oct 1, 2004
Type of event by nationality
WRD - Celosvětová akce
UT code for WoS article
—