Novel Logic Circuits Controlled by Vdd
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F06%3APU66942" target="_blank" >RIV/00216305:26230/06:PU66942 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Novel Logic Circuits Controlled by Vdd
Original language description
Polymorphic gates exhibit one or more additional functions in addition to the main function of the gate. The additional functions can be activated under certain conditions by changing control parameters (such as temperature, Vdd, light etc.) of the circuit. This paper shows a non-trivial polymorphic combinational circuit (5 bit majority/Boolean symmetry) which was designed at the gate level and then simulated using polymorphic NAND/NOR gates controlled by Vdd and some conventional gates at the transistor level. PSpice simulations have shown correct behavior of this circuit.<br>
Czech name
Nové logické obvody řizené napájecím napětím
Czech description
Polymorfní hradla jsou schopna vykonávat jednu nebo více přidružených logických funkcí k hlavní funkci obvodu. Tyto přidružené funkce mohou být aktivovány za jistých okolností změnou řídicích parametrů obvodu (jako jsou např. teplota, Vdd, světlo apod.).Článek představuje netriviální polymorfní obvod, který byl navržen na úrovni hradel a potom simulován na úrovni tranzitorů s využitím polymorfního hradla NAND/NOR řízeného Vdd a běžných hradel.
Classification
Type
D - Article in proceedings
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F06%2F0599" target="_blank" >GA102/06/0599: Methods of polymorphic digital circuit design</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2006
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Proc. of 2006 IEEE Design and Diagnostics of Electronic Circuits and Systems Workshop
ISBN
1424401844
ISSN
—
e-ISSN
—
Number of pages
2
Pages from-to
85-86
Publisher name
IEEE Computer Society
Place of publication
Praha
Event location
Praha
Event date
Apr 18, 2006
Type of event by nationality
WRD - Celosvětová akce
UT code for WoS article
—