All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Testability Analysis and Improvements of Register-Transfer Level Digital Circuits

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F06%3APU66986" target="_blank" >RIV/00216305:26230/06:PU66986 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    angličtina

  • Original language name

    Testability Analysis and Improvements of Register-Transfer Level Digital Circuits

  • Original language description

    The paper presents novel testability analysis method applicable to regis-ter-transfer level digital circuits.<br>It is shown if each module stored in a design library is equipped both with information related to design<br>and information related to testing, then more accurate testability results can be achieved. A mathematical model based on virtual port conception is utilized to describe the information and proposed testability analysis method.<br>In order to be effective, the method is based on the idea of searching two special digraphs developed for the purpose.<br>Experimental results gained by the method are presented<br>and compared with results of existing methods.

  • Czech name

    Analýza a zlepšení testovatelnosti číslicových obvodů na úrovni meziregistrových přenosů

  • Czech description

    Článek prezentuje novou metodu analýzy testovatelnosti číslicových obvodů popsaných na úrovni megistrových přenosů. V článku je ukázáno, že je-li každý modul, z knihovny modulů tvořících strukturu daného obvodu, vybaven kromě informace vztažené k návrhui vhodnou diagnostickou informací, lze dosáhnout mnohem přesnějšího ohodnocení testovatelnosti daného obvodu. K popisu zmíněné informace je využit matematický model založený na koncepci virtuálních portů. Samotná metoda analýzy testovatelnosti je založena na analýze dvou speciálních orientovaných grafů představujících model toku diagnostických dat daným obvodem. V článku jseou prezentovány experimentální výsledky dosažené aplikací této metody a tyto výsledky jsou porovnány s výsledky jiných existujícíchmetod.

Classification

  • Type

    J<sub>x</sub> - Unclassified - Peer-reviewed scientific article (Jimp, Jsc and Jost)

  • CEP classification

    JC - Computer hardware and software

  • OECD FORD branch

Result continuities

  • Project

    Result was created during the realization of more than one project. More information in the Projects tab.

  • Continuities

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Others

  • Publication year

    2006

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Name of the periodical

    Computing and Informatics

  • ISSN

    1335-9150

  • e-ISSN

  • Volume of the periodical

    25

  • Issue of the periodical within the volume

    5

  • Country of publishing house

    SK - SLOVAKIA

  • Number of pages

    24

  • Pages from-to

    441-464

  • UT code for WoS article

  • EID of the result in the Scopus database