Polymorphic gates for test optimalization
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F07%3APU70866" target="_blank" >RIV/00216305:26230/07:PU70866 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Polymorfní hradla pro optimalizaci testu obvodu
Original language description
Polymorfní elektronika je nový přístup k tvorbě elektronických obvodů, které jsou schopny na základě vnějších podmínek (teplo, světlo, napájecí napětí atp.) měnit svoji funkci. Tato práce pojednává o novém typu aplikace polymorfní elektroniky. Polymorfní hradla jsou vkládána do klasických obvodů za účelem snížení počtu testovacích vektorů potřebných pro dosažení stanovených parametrů testu. V jednom režimu plní obvod klasickou funkci. Ve druhém režimu může být obvod testován s menším počtem testovacích vektorů, než kdyby zůstal v režimu prvním, přičemž pokrytí poruch je stejné. Při testech na šesti vzorových obvodech bylo dosaženo redukce až 50%. Článek se také zabývá některými problémy, které daný koncept přináší.
Czech name
Polymorfní hradla pro optimalizaci testu obvodu
Czech description
Polymorfní elektronika je nový přístup k tvorbě elektronických obvodů, které jsou schopny na základě vnějších podmínek (teplo, světlo, napájecí napětí atp.) měnit svoji funkci. Tato práce pojednává o novém typu aplikace polymorfní elektroniky. Polymorfní hradla jsou vkládána do klasických obvodů za účelem snížení počtu testovacích vektorů potřebných pro dosažení stanovených parametrů testu. V jednom režimu plní obvod klasickou funkci. Ve druhém režimu může být obvod testován s menším počtem testovacích vektorů, než kdyby zůstal v režimu prvním, přičemž pokrytí poruch je stejné. Při testech na šesti vzorových obvodech bylo dosaženo redukce až 50%. Článek se také zabývá některými problémy, které daný koncept přináší.
Classification
Type
D - Article in proceedings
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/GA102%2F06%2F0599" target="_blank" >GA102/06/0599: Methods of polymorphic digital circuit design</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>Z - Vyzkumny zamer (s odkazem do CEZ)
Others
Publication year
2007
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Article name in the collection
Sborník příspěvků Česko-slovenského semináře Počítačové architektury a diagnostika pro studenty doktorandského studia
ISBN
978-80-7043-605-9
ISSN
—
e-ISSN
—
Number of pages
6
Pages from-to
41-46
Publisher name
Západočeská univerzita v Plzni
Place of publication
Plzeň
Event location
Srní
Event date
Sep 17, 2007
Type of event by nationality
EUR - Evropská akce
UT code for WoS article
—