CEPTIS 2 platform
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F60746220%3A_____%2F17%3AN0000003" target="_blank" >RIV/60746220:_____/17:N0000003 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
čeština
Original language name
Platforma CEPTIS 2
Original language description
Platforma CEPTIS je aktualizovaná výpočetní platforma s FPGA a ARM, která poskytuje heterogenní výpočetní prostředí, jež je složeno z FPGA technologie a ARM procesoru. Platforma tak poskytuje velmi vysoký výkon pro operace implementovatelné v FPGA technologii a dostatečný výkon pro zbylé operace. Platforma je navržena, tak aby k ní bylo možné připojit velké množství periferií a bylo ji tak možné použít v širokém spektru aplikací. Předpokládá se přímé uplatnění ve výrobcích partnerů a podle možností a situace na trhu i nabídka platformy přímo koncovým zákazníkům.
Czech name
Platforma CEPTIS 2
Czech description
Platforma CEPTIS je aktualizovaná výpočetní platforma s FPGA a ARM, která poskytuje heterogenní výpočetní prostředí, jež je složeno z FPGA technologie a ARM procesoru. Platforma tak poskytuje velmi vysoký výkon pro operace implementovatelné v FPGA technologii a dostatečný výkon pro zbylé operace. Platforma je navržena, tak aby k ní bylo možné připojit velké množství periferií a bylo ji tak možné použít v širokém spektru aplikací. Předpokládá se přímé uplatnění ve výrobcích partnerů a podle možností a situace na trhu i nabídka platformy přímo koncovým zákazníkům.
Classification
Type
G<sub>prot</sub> - Prototype
CEP classification
—
OECD FORD branch
20206 - Computer hardware and architecture
Result continuities
Project
<a href="/en/project/LF15012" target="_blank" >LF15012: Computing Embedded Platform for Transportation, Industry and Surveillance</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2017
Confidentiality
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Data specific for result type
Internal product ID
CAMMZ002
Numerical identification
—
Technical parameters
Jádrem implementované výpočetní architektury je čip ZYNQ od společnosti Xilinx. Platforma je navržena, tak, že je možné využívat více verzí čipů z uvedené rodiny, bez nutnosti změny ostatních komponent. ZYNQ je tvořen FPGA obvodem, dvou-jádrovým ARM procesorem a jejich propojením. FPGA v ZYNQ slouží jednak pro připojení rozšiřujících modulů, ale dále také i k částečnému zpracování dat z nich. Jednotlivé součástky použité na platformě jsou voleny tak, aby vyhovovali standardům vyžadovaným v průmyslovém prostředí (teplotní rozsahy, odolnost, …).
Economical parameters
Výsledek přispěje ke zvýšení zisku vlastníka výsledku.
Application category by cost
—
Owner IČO
60746220
Owner name
CAMEA, spol. s r.o.
Owner country
CZ - CZECH REPUBLIC
Usage type
A - K využití výsledku jiným subjektem je vždy nutné nabytí licence
Licence fee requirement
A - Poskytovatel licence na výsledek požaduje licenční poplatek
Web page
—