All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

The Framework for Parallel Computing Systems Design

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F61989100%3A27240%2F04%3A00011332" target="_blank" >RIV/61989100:27240/04:00011332 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    angličtina

  • Original language name

    The Framework for Parallel Computing Systems Design

  • Original language description

    This paper presents a framework design solution for parallel computing digital systems design. The framework uses the Simulink software as a standard design entry tool. The key role in the Framework design plays the netlist compiler, which is a stand-alone programm, created in C++. The framework assumes to be used for creating the parallel systems with distributed memory and can be targetted to powerful FPGA devices. So the computing systems designed in the Framework are naturally synchronnous and the language finally used for describing the system is the VHDL. The Simulink software together with a designed netlist compiler constitutes an Integrated Development Environment (IDE).

  • Czech name

    Framework pro návrh paralelních výpočetních systémů

  • Czech description

    V tomto příspěvku je prezentováno řešení návrhu frameworku pro návrh paralelních výpočetních systémů. Framework využívá pro vstupní návrh standardní nástroj Simulink. Klíčovou roli v návrhu frameworku hraje tzv. kompilátor netlistu, což je samostatný program v C++. V tomto příspěvku se předpokládá použití navrhovaného frameworku pro tvorbu paralelních systémů s distribuovanou pamětí s cílovou implementací do součástek FPGA. Výpočetní systémy navrhované pomocí frameworku jsou primárně systémy synchronnía cílovým jazykem pro jejich popis je VHDL. Program Simulink spolu s navrhovaným kompilátorem netlistu vytváří integrované vývojové prostředí (IDE).

Classification

  • Type

    D - Article in proceedings

  • CEP classification

    JD - Use of computers, robotics and its application

  • OECD FORD branch

Result continuities

  • Project

    <a href="/en/project/GA102%2F02%2F1032" target="_blank" >GA102/02/1032: Embedded control systems and their inter-communication</a><br>

  • Continuities

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Others

  • Publication year

    2004

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Article name in the collection

    Programmable Devices and Systems 2004-IFAC Workshop

  • ISBN

    83-908409-8-7

  • ISSN

  • e-ISSN

  • Number of pages

    506

  • Pages from-to

    238-240

  • Publisher name

    IFAC WS 2004 0008 PL

  • Place of publication

    Gliwice, Polská republika

  • Event location

    Krakow, Polská republikace

  • Event date

    Nov 18, 2004

  • Type of event by nationality

    EUR - Evropská akce

  • UT code for WoS article