UTIA EdkDSP Demonstrator in Xilinx 3S700AN FPGA with Embedded FLASH and NV RAM
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F67985556%3A_____%2F14%3A00438565" target="_blank" >RIV/67985556:_____/14:00438565 - isvavai.cz</a>
Result on the web
<a href="http://sp.utia.cz/index.php?ids=results&id=Utia_EdkDSP_145_S3AN" target="_blank" >http://sp.utia.cz/index.php?ids=results&id=Utia_EdkDSP_145_S3AN</a>
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
UTIA EdkDSP Demonstrator in Xilinx 3S700AN FPGA with Embedded FLASH and NV RAM
Original language description
This application note describes designs for Xilinx Spartan3AN FPGA 3S700AN with serial configuration FLASH embedded in the FPGA chip. The note describes use of an UTIA EdkDSP demonstrator package. The document explains how to install and use the demonstrator on Windows7, (32 or 64 bit). Package can be also installed and used without modification on x86 PC with Linux OS or Windows XP (32 or 64 bit).
Czech name
—
Czech description
—
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/7H14006" target="_blank" >7H14006: PANACHE - Pilot line for Advanced Nonvolatile memory technologies for Automotive microControllers, High security applications and general Electronics</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2014
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
Utia_EdkDSP_145_S3AN
Numerical identification
—
Technical parameters
Vnitřní paměť obvodu eFLASH 8 Mbit; spotřeba obvodu 240 mA při napětí 1,2 V; výkon 92 MFLOP pro LMS filter s 250 koeficienty. Ethernet 10/100 Mb, grafika XGA 1024x768p70 Hz, TFTP file server, HTTP server, sada demo příkladů v SW.
Economical parameters
Obvod s vestavěnou pamětí eFLASH dovoluje inicializaci logiky obvodu a inicializaci NV RAM po zapnutí. Demonstrátor na tomto obvodu ověřuje funkce akcelerátorů výpočtu v plovoucí řádové čárce navržených v prostředí ISE 14.5 na prototypové desce 3S700AN.
Application category by cost
—
Owner IČO
67985556
Owner name
Ústav teorie informace a automatizace AV ČR, v.v
Owner country
CZ - CZECH REPUBLIC
Usage type
P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
Licence fee requirement
N - Poskytovatel licence na výsledek nepožaduje licenční poplatek
Web page
—