Full HD HDMI In-Out HW-Accelerated Demos for Zynq System-on-Module TE0715-03-30-1I and Sundance EMC2-DP-V2 Platform
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F67985556%3A_____%2F16%3A00462857" target="_blank" >RIV/67985556:_____/16:00462857 - isvavai.cz</a>
Result on the web
<a href="http://sp.utia.cz/index.php?ids=results&id=s30i1h1" target="_blank" >http://sp.utia.cz/index.php?ids=results&id=s30i1h1</a>
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Full HD HDMI In-Out HW-Accelerated Demos for Zynq System-on-Module TE0715-03-30-1I and Sundance EMC2-DP-V2 Platform
Original language description
The application note describes use of an evaluation package with 3 edge detection and 3 motion detection video processing designs on the Sundance EMC2-DP-V2 platform with industrial grade Zynq XC7Z030-1I device on System on Module TE0715-03-30-1I. All demonstrated video processing algorithms have been developed, debugged and tested in Xilinx SDSoC 2015.4 environment for the Sundance EMC2-DP-V2 platform. Algorithms have been compiled by Xilinx SDSoC 2015.4 System level compiler (based on the Xilinx HLS compiler) to Vivado 2015.4 projects, and compiled by Vivado 2015.4 to bitstreams. The SW access functions controlling the HW accelerators have been exported to the Xilinx SDK 2015.4 SW projects as static .a libraries for standalone ARM Cortex A9 applications. Application note also describes 3 edge detection algorithms coded in format supporting user defined ARM C code which is executing in parallel with the video processing HW paths.
Czech name
—
Czech description
—
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
JC - Computer hardware and software
OECD FORD branch
—
Result continuities
Project
<a href="/en/project/7H14005" target="_blank" >7H14005: EMC2 - Embedded Multi-Core Systems for Mixed Criticality Applications in Dynamic and Changeable Real-Time Environments</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2016
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data specific for result type
Internal product ID
s30i1h1
Numerical identification
http://sp.utia.cz/results/s30i1h1/s30i1h1_2015_4_te0720.pdf
Technical parameters
Demonstrátor umožňuje zpracovávat video signál z Full HD vstupu s rozlišením 1920x1080p60 v obvodu Zynq ZC7030-1I s výstupem na Full HD HDMI monitor na průmyslové kartě ve standardu PC104.
Economical parameters
Vstupem je Full HD barevný video signál. Je zpracováván pomocí HW akcelerátorů pro kartu standardu PC 104. Je implementová akcelerátor detekce hran ve video signálu a detekce pohybu v reálném čase s rozlišením 1920x1080p60 s výstupem na Full HD monitor. Je dosaženo 50ti násobného zrychlení oproti optimalizovanému SW na procesor ARM.
Application category by cost
—
Owner IČO
67985556
Owner name
Ústav teorie informace a automatizace AV ČR, v.v
Owner country
CZ - CZECH REPUBLIC
Usage type
P - Využití výsledku jiným subjektem je v některých případech možné bez nabytí licence
Licence fee requirement
Z - Poskytovatel licence na výsledek nepožaduje v některých případech licenční poplatek
Web page
http://sp.utia.cz/index.php?ids=results&id=s30i1h1