Akcelerační platforma pro virtuální přepínače
Cíle projektu
Cílem projektu je vytvořit akcelerační platformu pro virtuální přepínač Open vSwitch, který je jedním z nejpoužívanějších v oblasti datových center. Základem této platformy bude akcelerační karta s rozhraním PCIe, vybavena dvěma síťovými rozhraními 100G Ethernet a hradlovým polem FPGA, ve kterém bude realizována hlavní funkcionalita virtuálního přepínače, tj. přijímání paketů, jejich klasifikace a zasílání do jednotlivých virtuálních strojů nebo fyzických rozhraní. Klíčovou vlastností je možnost konfigurace architektury přepínače (způsobu klasifikace, počtu a velikosti podporovaných tabulek), která umožní uživateli vytvořit konfiguraci přímo na míru jeho požadavkům a současně dosahovat vysoké propustnosti.
Klíčová slova
NetworkSwitchVirtualizationAccelerationHardwareFPGAOpen vSwitchData center
Veřejná podpora
Poskytovatel
Technologická agentura ČR
Program
Program na podporu aplikovaného výzkumu a experimentálního vývoje EPSILON
Veřejná soutěž
EPSILON 4 (STA02018TH040)
Hlavní účastníci
Magmio a.s.
Druh soutěže
VS - Veřejná soutěž
Číslo smlouvy
TH04010193 - Smlouva o poskytnutí podpory
Alternativní jazyk
Název projektu anglicky
Acceleration platform for virtual switches
Anotace anglicky
This project is focused on development of an acceleration platform for virtual Open vSwitch, which is one of the most used solution in area of data centers. The platform is based on the PCIe acceleration card equipped with two 100G Ethernet network interfaces and programmable FPGA chip, that will implement the major virtual switch functionality, i.e. packet reception, classification and transmission into the appropriate virtual machine or physical network interface. The key feature of the platform is the possibility to configure switch architecture (type of the packet classification, number of match/action tables and their size), that allows user to adapt platform to his/her requirements and achive high throughput at the same time.
Vědní obory
Kategorie VaV
VV - Experimentální vývoj
OECD FORD - hlavní obor
20206 - Computer hardware and architecture
OECD FORD - vedlejší obor
20202 - Communication engineering and systems
OECD FORD - další vedlejší obor
20201 - Electrical and electronic engineering
CEP - odpovídající obory
(dle převodníku)JA - Elektronika a optoelektronika, elektrotechnika
JB - Senzory, čidla, měření a regulace
JC - Počítačový hardware a software
JW - Navigace, spojení, detekce a protiopatření
Hodnocení dokončeného projektu
Hodnocení poskytovatelem
U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)
Zhodnocení výsledků projektu
Jedná se o předběžné údaje, neproběhlo Závěrečné oponentní řízení.
Termíny řešení
Zahájení řešení
1. 1. 2019
Ukončení řešení
31. 12. 2021
Poslední stav řešení
U - Ukončený projekt
Poslední uvolnění podpory
28. 2. 2021
Dodání dat do CEP
Důvěrnost údajů
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Systémové označení dodávky dat
CEP22-TA0-TH-U
Datum dodání záznamu
30. 6. 2022
Finance
Celkové uznané náklady
16 264 tis. Kč
Výše podpory ze státního rozpočtu
9 508 tis. Kč
Ostatní veřejné zdroje financování
0 tis. Kč
Neveřejné tuz. a zahr. zdroje finan.
6 663 tis. Kč
Uznané náklady
16 264 tis. Kč
Statní podpora
9 508 tis. Kč
0%
Poskytovatel
Technologická agentura ČR
OECD FORD
Computer hardware and architecture
Doba řešení
01. 01. 2019 - 31. 12. 2021