Improvement in Reliability of Nano-scale circuits
Public support
Provider
Ministry of Education, Youth and Sports
Programme
COST CZ
Call for proposals
COST CZ 3 (SMSM2013LD3)
Main participants
Technická univerzita v Liberci / Fakulta mechatroniky, informatiky a mezioborových studií
Contest type
VS - Public tender
Contract ID
MSMT-9339/2013-311
Alternative language
Project name in Czech
SPONA - Zvýšení spolehlivosti nanoscale obvodů
Annotation in Czech
Cílem projektu je vytvoření metodiky pro posouzení a ověření spolehlivosti obvodů vyráběných moderními výrobními technologiemi tzv. nano-scale obvodů. Tyto technologie (nejen zdokonalené CMOS procesy, ale i technologie Carbon-Nano-Tube, Graphen, Si-nanowires atp.) vyžadují odlišný přístup z hlediska spolehlivosti. Je třeba brát v úvahu nové modely poruch, nové testovací techniky, implementovat přístupy, které umožní průběžné vyhodnocování parametrů kritických obvodů a pod. Cílem projektu tedy je analýzatypů poruch nových technologií, vytvoření nových či zdokonalení existujících nástrojů pro přípravu testovacích dat se zahrnutím dalších typů poruch a v neposlední řadě i vytvoření metodiky pro vyhodnocování spolehlivosti obvodů. Tyto cíle jsou zaměřenyjak na standardní ASIC obvody, tak na obvody umožňující změnu funkce pomocí částečné i úplné rekonfigurace (FPGA obvody) - součástí řešení je tedy i metodika implementace požadovaných funkcí do těchto obvodů a implementace do víceprocesorových systémů.
Scientific branches
R&D category
ZV - Basic research
CEP classification - main branch
JA - Electronics and optoelectronics
CEP - secondary branch
JC - Computer hardware and software
CEP - another secondary branch
—
OECD FORD - equivalent branches <br>(according to the <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">converter</a>)
20201 - Electrical and electronic engineering<br>20206 - Computer hardware and architecture
Completed project evaluation
Provider evaluation
U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)
Project results evaluation
Project LD13019 was focused on increasing the reliability of recent nanostructures and microelectronic circuits, utilizing unique methods of detection, measurement, processing and implementation, including application of flexible reconfiguration methods and supporting embedded operational systems. We have also focused on extension of contacts and cooperation within COST Median project partners, representatives of producers and other design institutes identifying the main circuit characteristics. We have published new results in all major goals, in the form of publications or as the available applications. Important achievements are also in two dissertation theses successfully defended during this project a based on its key results. We have organized Internation Summer Training School event in Prague in July 2015. All the cooperation will continue also in next years.
Solution timeline
Realization period - beginning
Mar 21, 2013
Realization period - end
Nov 30, 2015
Project status
U - Finished project
Latest support payment
Feb 26, 2015
Data delivery to CEP
Confidentiality
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Data delivery code
CEP16-MSM-LD-U/02:1
Data delivery date
Oct 11, 2017
Finance
Total approved costs
773 thou. CZK
Public financial support
773 thou. CZK
Other public sources
0 thou. CZK
Non public and foreign sources
0 thou. CZK