All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Simulation of ASIP on SoC

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F08%3APU76740" target="_blank" >RIV/00216305:26230/08:PU76740 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    angličtina

  • Original language name

    Simulation of ASIP on SoC

  • Original language description

    Simulation of application specific instruction-set processors (ASIP) is important part of development of systems on a chip (SoC). One has to take care of shared resources, communication among ASIPs of the system and other related things. This paper proposes a way how to simulate these ASIPs on SoC. It is based on an architecture description language, which is used for a description of processors and basic resources of the system. Then, a synchronization protocol is proposed, which is used for controlling accesses to shared resources. Furthermore, the proposed way of simulation allows the simulation of SoC on a cluster of computers.

  • Czech name

    Simulace ASIP na SoC

  • Czech description

    Simulace aplikačně specifických procesorů (ASIP) je důležitou částí vývoje systémů na čipu (SoC). Při simulaci je nutné sledovat stav sdílených zdrojů, o komunikaci mezi ASIP a další věci, které souvisí se simulací. V tomto článku je představena metoda,jak simulovat tyto ASPI na SoC. Je založena na jazyku pro popis architektury, který je použit pro popis procesoru a základních zdrojů systému. Následně je představen synchronizační protokol, který je použit pro kontrolu přístupů k sdíleným zdrojům. Navícpředstavená metoda simulace umožňuje simulaci SoC na clusteru počítačů.

Classification

  • Type

    D - Article in proceedings

  • CEP classification

    JC - Computer hardware and software

  • OECD FORD branch

Result continuities

  • Project

    <a href="/en/project/FT-TA3%2F128" target="_blank" >FT-TA3/128: Language and development environment for microprocessor design.</a><br>

  • Continuities

    Z - Vyzkumny zamer (s odkazem do CEZ)

Others

  • Publication year

    2008

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Article name in the collection

    New Aspects of Systems

  • ISBN

    978-960-6766-83-1

  • ISSN

  • e-ISSN

  • Number of pages

    6

  • Pages from-to

  • Publisher name

    World Scientific and Engineering Academy

  • Place of publication

    Heraklion

  • Event location

    Kréta

  • Event date

    Jul 22, 2008

  • Type of event by nationality

    WRD - Celosvětová akce

  • UT code for WoS article