All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Power Conscious RTL Test Scheduling

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26230%2F08%3APU76769" target="_blank" >RIV/00216305:26230/08:PU76769 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    angličtina

  • Original language name

    Power Conscious RTL Test Scheduling

  • Original language description

    In the paper, a methodology of power conscious RTL test<br>scheduling is described. The methodology is based on the<br>fact that circuit under analysis (CUA) is partitioned into<br>testable blocks (TB), the information about the partitioning<br>is the input information for the methodology. TBs are<br>mapped into AMI platform, for each TB the sequences of<br>test vectors are then derived, a professional tool is used<br>for this purpose. The sequences of test vectors are then reordered<br>with the goal toreduce power consumption during<br>test application by reducing switching activities. The power<br>consumption estimation is combined with the implemented<br>platform which allows to gain more precise results. The<br>values of TBs power consumption arethen used in RTL test<br>scheduling methodology. The goal is to find test schedule<br>with lowest test application time and lower power consumption<br>than the required maximal value.<br>

  • Czech name

    RTL plánování testu zohledňující příkon

  • Czech description

    V příspěvku je představena metodologie pro RTL plánování testu se zohledněním příkonu. Metodologie využívá rozdělení analyzovaného obvodu (CUA) na testovatelné bloky (TB). CUA je namapován na technologickou knihovnu AMI a rozdělen na TB. Pro každý TB jepomocí komerčního nástroje vygenerována sekvence testovacích vektorů, které jsou dále přeskládány. Cílem je nalézt takovou posloupnost aplikace testovacích vektorů, při které bude redukována přepínací aktivita v obvodu. Pomocí ILP je naplánován výslednýtest obvodu tak, aby bylo dosaženo co nejkratší délky testu a zároveň, aby nebyla překročená maximální dovolená hodnota příkonu.<br>

Classification

  • Type

    D - Article in proceedings

  • CEP classification

    JC - Computer hardware and software

  • OECD FORD branch

Result continuities

  • Project

    <a href="/en/project/GD102%2F05%2FH050" target="_blank" >GD102/05/H050: Integrated Approach to Education of PhD Students in the Area of Parallel and Distributed Systems</a><br>

  • Continuities

    Z - Vyzkumny zamer (s odkazem do CEZ)

Others

  • Publication year

    2008

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Article name in the collection

    Proceedings of 11th Euromicro Conference on Digital Systems Design Architectures, Methods and Tools

  • ISBN

    978-0-7695-3277-6

  • ISSN

  • e-ISSN

  • Number of pages

    8

  • Pages from-to

  • Publisher name

    IEEE Computer Society

  • Place of publication

    Los Alamitos

  • Event location

    Parma

  • Event date

    Sep 3, 2008

  • Type of event by nationality

    WRD - Celosvětová akce

  • UT code for WoS article