Optimal DMD wavefront sensor for optical systems assembly
The result's identifiers
Result code in IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F47677023%3A_____%2F20%3AN0000006" target="_blank" >RIV/47677023:_____/20:N0000006 - isvavai.cz</a>
Result on the web
—
DOI - Digital Object Identifier
—
Alternative languages
Result language
angličtina
Original language name
Optimal DMD wavefront sensor for optical systems assembly
Original language description
A functional sample of custom DMD electronics for Hartmann like wavefront sensor has been built. The electronics includes custom FPGA and special software reflecting the needs of wavefront sensing. This customized solution leads to the optimal custom DMD wavefront sensor.
Czech name
—
Czech description
—
Classification
Type
G<sub>funk</sub> - Functional sample
CEP classification
—
OECD FORD branch
10306 - Optics (including laser optics and quantum optics)
Result continuities
Project
<a href="/en/project/TN01000008" target="_blank" >TN01000008: Center of electron and photonic optics</a><br>
Continuities
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Others
Publication year
2020
Confidentiality
C - Předmět řešení projektu podléhá obchodnímu tajemství (§ 504 Občanského zákoníku), ale název projektu, cíle projektu a u ukončeného nebo zastaveného projektu zhodnocení výsledku řešení projektu (údaje P03, P04, P15, P19, P29, PN8) dodané do CEP, jsou upraveny tak, aby byly zveřejnitelné.
Data specific for result type
Internal product ID
MEO_NCK-DP09_2020_GFUNK02
Numerical identification
GFUNK
Technical parameters
Řídicí elektronika zajišťuje správnou funkci a přenos obrazových dat z PC do DMD čipu. V původním zapojení základní funkce ovládal originální obvod DLPC410, který byl v našem případě nahrazen pomocí FPGA. DMD čip je v desce elekroniky přizpůsoben mechanicky tak, aby bylo možné připojit chlazení čipu a optický interface. Elektronika umožňuje zobrazení definovaných binárních patternů a jejich synchronizaci s externím zařízením. FPGA je nakonfigurováno pro komunikaci s řídícím SW počítače, odesílání obrazových dat na displej a počáteční konfiguraci displeje a podpůrného obvodu. Komunikace s řídícím SW probíhá pomocí emulované sériové linky a je obousměrná.
Economical parameters
Zařízení je používáno pro výzkumné a výukové účely.
Application category by cost
—
Owner IČO
47677023
Owner name
Meopta - optika, s.r.o., Univerzita Palackého v Olomouci
Owner country
CZ - CZECH REPUBLIC
Usage type
A - K využití výsledku jiným subjektem je vždy nutné nabytí licence
Licence fee requirement
A - Poskytovatel licence na výsledek požaduje licenční poplatek
Web page
—