All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Software implementation of coherent QPSK receiver in VHDL for FPGA synthesis

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F14%3A43923741" target="_blank" >RIV/49777513:23220/14:43923741 - isvavai.cz</a>

  • Result on the web

    <a href="http://partnerstvi.fel.zcu.cz/vysledky" target="_blank" >http://partnerstvi.fel.zcu.cz/vysledky</a>

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    čeština

  • Original language name

    Softwarová implementace koherentního QPSK přijímače ve VHDL pro syntézu na FPGA

  • Original language description

    Implementace koherentního softwarově definovaného QPSK přijímače v jazyce VHDL je určena pro syntézu na hradlovém poli FPGA a obsahuje dále uvedené komponenty. Jedná se o přizpůsobeny FIR filtr, blok symbolové synchronizace a blok pro synchronizaci (obnovu) nosné vlny. Implementace byla provedena na vývojovém kitu s Altera Cyclone IV FPGA doplněném o rozšiřující kartou, která obsahuje rychlé AD/DA převodníky. Je možné dle potřeby vzorkovat signál na mezifrekvenčním kmitočtu (testovaná Fcent=4.57MHz) nebo v základním pásmu. Tato vlastnost závisí na použité RF části. Přizpůsobený filtr je řešen jako plně paralelní, je využito zřetězeného zpracování. Blok symbolové synchronizace založený na fázovém závěsu obsahuje interpolátor řešený jako FIR filtr s tzv.Farrow strukturou, kterou lze velice efektivně implementovat na hradlovém poli. Chybový detektor pracuje se 2 vzorky na symbol a je založen na detekci průchodu nulou. Blok synchronizace nosné vlny obsahuje numericky kontrolovaný osciláto

  • Czech name

    Softwarová implementace koherentního QPSK přijímače ve VHDL pro syntézu na FPGA

  • Czech description

    Implementace koherentního softwarově definovaného QPSK přijímače v jazyce VHDL je určena pro syntézu na hradlovém poli FPGA a obsahuje dále uvedené komponenty. Jedná se o přizpůsobeny FIR filtr, blok symbolové synchronizace a blok pro synchronizaci (obnovu) nosné vlny. Implementace byla provedena na vývojovém kitu s Altera Cyclone IV FPGA doplněném o rozšiřující kartou, která obsahuje rychlé AD/DA převodníky. Je možné dle potřeby vzorkovat signál na mezifrekvenčním kmitočtu (testovaná Fcent=4.57MHz) nebo v základním pásmu. Tato vlastnost závisí na použité RF části. Přizpůsobený filtr je řešen jako plně paralelní, je využito zřetězeného zpracování. Blok symbolové synchronizace založený na fázovém závěsu obsahuje interpolátor řešený jako FIR filtr s tzv.Farrow strukturou, kterou lze velice efektivně implementovat na hradlovém poli. Chybový detektor pracuje se 2 vzorky na symbol a je založen na detekci průchodu nulou. Blok synchronizace nosné vlny obsahuje numericky kontrolovaný osciláto

Classification

  • Type

    R - Software

  • CEP classification

    JA - Electronics and optoelectronics

  • OECD FORD branch

Result continuities

  • Project

  • Continuities

    S - Specificky vyzkum na vysokych skolach

Others

  • Publication year

    2014

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • Internal product ID

    22110-SW004-2014

  • Technical parameters

    Kontakt: ing. Pavel Fiala, Univerzitní 8, 306 14 Plzeň, 377634267

  • Economical parameters

    výsledek je využíván příjemcem ZČU, ekonomické parametry se neuvádějí

  • Owner IČO

    49777513

  • Owner name

    Západočeská univerzita v Plzni