All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

Calculation of converter losses based on FPGA for HIL testing

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F49777513%3A23220%2F19%3A43955386" target="_blank" >RIV/49777513:23220/19:43955386 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    čeština

  • Original language name

    Výpočet ztrát měniče pomocí FPGA pro HIL testování

  • Original language description

    Ztráty měniče hrají důležitou roli při jeho návrhu. Závisí na nich hlavně výběr polovodičových prvků a chladiče, čímž ovlivňují výsledné rozměry a cenu měniče. Tento článek popisuje vývoj a ověření modelu ztrát měniče pro hardware in the loop (HIL) testování. Použitá HIL testovací platforma je založena na matematickém modelu asynchronního motoru napájeného 3f napěťovým střídačem. K výpočtu matematického modelu je využito field programmable gate array (FPGA). Toto řešení kombinuje možnost testování řídícího software přímo na koncovém hardware, jako při experimentálním ověření, s možností jednoduché změny parametrů testovacího zařízení, stejně jako u počítačové simulace.

  • Czech name

    Výpočet ztrát měniče pomocí FPGA pro HIL testování

  • Czech description

    Ztráty měniče hrají důležitou roli při jeho návrhu. Závisí na nich hlavně výběr polovodičových prvků a chladiče, čímž ovlivňují výsledné rozměry a cenu měniče. Tento článek popisuje vývoj a ověření modelu ztrát měniče pro hardware in the loop (HIL) testování. Použitá HIL testovací platforma je založena na matematickém modelu asynchronního motoru napájeného 3f napěťovým střídačem. K výpočtu matematického modelu je využito field programmable gate array (FPGA). Toto řešení kombinuje možnost testování řídícího software přímo na koncovém hardware, jako při experimentálním ověření, s možností jednoduché změny parametrů testovacího zařízení, stejně jako u počítačové simulace.

Classification

  • Type

    O - Miscellaneous

  • CEP classification

  • OECD FORD branch

    20201 - Electrical and electronic engineering

Result continuities

  • Project

    <a href="/en/project/LO1607" target="_blank" >LO1607: RICE - New technologies and concepts for smart industrial system</a><br>

  • Continuities

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach

Others

  • Publication year

    2019

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů