All

What are you looking for?

All
Projects
Results
Organizations

Quick search

  • Projects supported by TA ČR
  • Excellent projects
  • Projects with the highest public support
  • Current projects

Smart search

  • That is how I find a specific +word
  • That is how I leave the -word out of the results
  • “That is how I can find the whole phrase”

SCAMPI - Programmable hardware for network monitoring

The result's identifiers

  • Result code in IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F63839172%3A_____%2F04%3A00000031" target="_blank" >RIV/63839172:_____/04:00000031 - isvavai.cz</a>

  • Result on the web

  • DOI - Digital Object Identifier

Alternative languages

  • Result language

    angličtina

  • Original language name

    SCAMPI - Programmable hardware for network monitoring

  • Original language description

    SCAMPI is a two-and-a-half-year European project to develop a scalable monitoring platform for the Internet. The project has several objectives including the development of a new monitoring API that will make it easier to develop monitoring applications,developing new monitoring applications that demonstrates the usefulness of the new API and also to develop a hardware adapter capable of doing passive monitoring at speeds of 10Gb/s. Passive monitoring of high-speed networks using of PC computers requires specialized monitoring hardware to eliminate bottleneck of PCI bus and host computer resources. Hardware design and development is compared to the software development long-time and expensive process. Thanks to the maturity of programmable hardware (especially FPGA) which offers a large amount of fast logic we are able to build flexible and powerful hardware which can be used for network monitoring. We will describe a family of COMBO cards based on XILINX FPGA (Virtex II and VIRTEX II

  • Czech name

    SCAMPI - Použití programovatelného hardware pro monitorování počítačových sítí.

  • Czech description

    Projekt SCAMPI je zaměřen na vývoj stavebnicové architektury určené k monitorování počítačových sítí na vysokých rychlostech. Jedná se o IST projekt s délkou trvání 2.5 roků. Mezi hlavní cíle projektu patří návrh monitorovacího API, které usnadní vývoj aplikací, návrh pilotních aplikací, které prokáží spravnost monitorovacího API a vývoj hardwarového akcelerátoru pro podporu monitorování při rychlostech do 10Gb/s. Použití počítačů třídy PC pro pasivní monitorovanání počítačových sítí vyžaduje nasazení specializovaného hardware pro překonání nedostatku systémových zdrojů. Návrh specializovaného hardware je v porovnání s vývojem software velmi nákladnou a dlouhodobou záležitostí. V současné době se dostává do popředí použití programovatelného hardware (zejména FPGA), které nabízí velké množství hardwarových zdrojů využitelných pro monitorování počítačových sítí. V prezentaci popíšeme rodinu karet COMBO založených na FPGA firmy XILINX (Virtex II a Virtex II PRO) a jejich použití pro účely

Classification

  • Type

    A - Audiovisual production

  • CEP classification

    JC - Computer hardware and software

  • OECD FORD branch

Result continuities

  • Project

  • Continuities

    Z - Vyzkumny zamer (s odkazem do CEZ)

Others

  • Publication year

    2004

  • Confidentiality

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Data specific for result type

  • ISBN

  • Place of publication

    Rhodes, Greece

  • Publisher/client name

    TERENA

  • Version

    TERENA Networking Conference 2004

  • Carrier ID