SCAlable LOw Power Embedded platformS
Veřejná podpora
Poskytovatel
Ministerstvo školství, mládeže a tělovýchovy
Program
Společné technologické iniciativy
Veřejná soutěž
—
Hlavní účastníci
—
Druh soutěže
RP - Spolufinancování programu EK
Číslo smlouvy
19721/2010-321
Alternativní jazyk
Název projektu anglicky
SCAlable LOw Power Embedded platformS
Anotace anglicky
Projekt se soustředí na mezioborové technologie a vývoj nástrojů pro architekturu s více jádry. Tento vývoj bude motivován a ověřován na 4 různých aplikačních oblastech: komunikační infrastruktura, dohlížecí systémy, inteligentní mobilní terminály a stacionární video systémy. Vývoj technologie bude zaměřen na aplikační a programové modely, na nezávislost, spolehlivost, predikovatelný systémový návrh, na správu zdrojů a na nástroje podporující tento vývoj. V pokud možno co největší míře se bude pracovatna obecně použitelných mezioborových nástrojích ale budou zahrnuty i doplňky pro konkrétní aplikaci. Projekt se zaměří na zvýraznění obecných aspektů, a to tak, že budou hledány mezioborové referenční platformy budoucnosti. The project will focus on cross-domain technology and tool developments for multi-core architectures. These developments will be driven by and proven for 4 different application domains: communication infrastructure, surveillance systems, smart mobile terminals and stationary vi
Vědní obory
Kategorie VaV
AP - Aplikovaný výzkum
CEP - hlavní obor
JC - Počítačový hardware a software
CEP - vedlejší obor
JA - Elektronika a optoelektronika, elektrotechnika
CEP - další vedlejší obor
—
OECD FORD - odpovídající obory <br>(dle <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">převodníku</a>)
20201 - Electrical and electronic engineering<br>20206 - Computer hardware and architecture
Hodnocení dokončeného projektu
Hodnocení poskytovatelem
U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)
Zhodnocení výsledků projektu
Výsledkem účasti firmy ASICentrum na projektu je nová metodologie low-power návrhu. Doporučená vylepšení zahrnují mimo jiné ad-hoc změny, low-power syntézu, optimalizaci FSM jakož i optimalizaci návrhu bloků MAC, barrel shifter a pamětí ROM/RAM. Na úpra?
Termíny řešení
Zahájení řešení
1. 1. 2009
Ukončení řešení
31. 12. 2010
Poslední stav řešení
U - Ukončený projekt
Poslední uvolnění podpory
2. 11. 2010
Dodání dat do CEP
Důvěrnost údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Systémové označení dodávky dat
CEP11-MSM-7H-U/02:2
Datum dodání záznamu
19. 8. 2011
Finance
Celkové uznané náklady
12 509 tis. Kč
Výše podpory ze státního rozpočtu
4 170 tis. Kč
Ostatní veřejné zdroje financování
0 tis. Kč
Neveřejné tuz. a zahr. zdroje finan.
8 339 tis. Kč