Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Aplikace programovatelných polí v bezpečných elektronických obvodech pro železniční zabezpečovací techniku

Veřejná podpora

  • Poskytovatel

    Grantová agentura České republiky

  • Program

    Postdoktorandské granty

  • Veřejná soutěž

    Postdoktorandské granty 6 (SGA02006GA1PD)

  • Hlavní účastníci

  • Druh soutěže

    VS - Veřejná soutěž

  • Číslo smlouvy

    102/06/P085

Alternativní jazyk

  • Název projektu anglicky

    Application of field programmable devices in fail safe circuits for railway signalling technique

  • Anotace anglicky

    The theme of the applicant's dissertation was focussed on the utilization of programmable logic devices in digital signal processing. The practical result of the dissertation was the implementation of the FPGA in railway signalling technique and the design of an FPGA-based, phase sensitive receiver for detection of the presence of railway vehicles in the rail loop. The submitted project will further develop the idea of the application of field programmable devices in fail-safe circuits. New algorithms in C and VHDL language will be developed for detection of the presence of railway vehicles by signal with frequency 75 Hz and 275 Hz. The developed algorithms will be verified on experimental assemblies with field programmable devices. It is assumed thatin the last year of the project, advanced analogue field programmable devices will be available. These devices will also be considered and their applicability in railway signalling technique will be put to test. The outputs of this project

Vědní obory

  • Kategorie VaV

    ZV - Základní výzkum

  • CEP - hlavní obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • CEP - vedlejší obor

  • CEP - další vedlejší obor

  • OECD FORD - odpovídající obory <br>(dle <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">převodníku</a>)

    20201 - Electrical and electronic engineering

Hodnocení dokončeného projektu

  • Hodnocení poskytovatelem

    V - Vynikající výsledky projektu (s mezinárodním významem atd.)

  • Zhodnocení výsledků projektu

    Hlavními výsledky projektu jsou navržené a prakticky realizované prototypy Elektronického fázově citlivého přijímače s číslicovým zpracováním signálu pro signální frekvence 75 Hz a 275 Hz. Realizace využívají číslicového zpracování signálu pomocí diskrét

Termíny řešení

  • Zahájení řešení

    1. 1. 2006

  • Ukončení řešení

    31. 12. 2008

  • Poslední stav řešení

    U - Ukončený projekt

  • Poslední uvolnění podpory

    25. 4. 2008

Dodání dat do CEP

  • Důvěrnost údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

  • Systémové označení dodávky dat

    CEP09-GA0-GP-U/03:3

  • Datum dodání záznamu

    22. 1. 2015

Finance

  • Celkové uznané náklady

    341 tis. Kč

  • Výše podpory ze státního rozpočtu

    341 tis. Kč

  • Ostatní veřejné zdroje financování

    0 tis. Kč

  • Neveřejné tuz. a zahr. zdroje finan.

    0 tis. Kč