Algoritmy pro zvýšení efektivity číslicových předzkreslovačů v základním pásmu
Veřejná podpora
Poskytovatel
Akademie věd České republiky
Program
Juniorské badatelské grantové projekty
Veřejná soutěž
Juniorské badatelské grantové projekty 4 (SAV02006-B)
Hlavní účastníci
—
Druh soutěže
VS - Veřejná soutěž
Číslo smlouvy
KJB208130601
Alternativní jazyk
Název projektu anglicky
Algorithms for improvement of efficiency of digital baseband predistorters
Anotace anglicky
The proposed project is oriented into domain of digital linearization using adaptive baseband predistortion. But the amplifier linearization methods itself will not be at the project's center of interest and the project will focus on the methods and algorithms that are supplementary to the methods of digital linearization and necessary for its correct functionality. Two of such methods are the method of quadrature modulator/demodulator imbalance reduction and methods for transmitter front-end delay estimation. The modulator imbalance (like the amplitude, phase, DC offset etc.) as well as the time mismatch between front-end input and output signals entering the predistorter adaptation algorithm highly degrades the predistortion effectiveness. It resultsin poor rejection of out-of-band spectral components and dispersion of the constellation points.
Vědní obory
Kategorie VaV
ZV - Základní výzkum
CEP - hlavní obor
JA - Elektronika a optoelektronika, elektrotechnika
CEP - vedlejší obor
—
CEP - další vedlejší obor
—
OECD FORD - odpovídající obory <br>(dle <a href="http://www.vyzkum.cz/storage/att/E6EF7938F0E854BAE520AC119FB22E8D/Prevodnik_oboru_Frascati.pdf">převodníku</a>)
20201 - Electrical and electronic engineering
Hodnocení dokončeného projektu
Hodnocení poskytovatelem
U - Uspěl podle zadání (s publikovanými či patentovanými výsledky atd.)
Zhodnocení výsledků projektu
Byl analyzován vliv IQ nesymetrií, zpoždění mezi signály a dynamiky signálu na činnost číslicového předzkreslovače. Byly navrženy nové algoritmy pro eliminaci těchto rušivých jevů. Zvolené metody byly implementovány v obvodech FPGA
Termíny řešení
Zahájení řešení
1. 1. 2006
Ukončení řešení
1. 12. 2007
Poslední stav řešení
U - Ukončený projekt
Poslední uvolnění podpory
27. 2. 2007
Dodání dat do CEP
Důvěrnost údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Systémové označení dodávky dat
CEP08-AV0-KJ-U/02:2
Datum dodání záznamu
3. 4. 2009
Finance
Celkové uznané náklady
563 tis. Kč
Výše podpory ze státního rozpočtu
563 tis. Kč
Ostatní veřejné zdroje financování
0 tis. Kč
Neveřejné tuz. a zahr. zdroje finan.
0 tis. Kč