Impelemntace 10G ethernetu v FPGA
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F06%3APU58991" target="_blank" >RIV/00216305:26220/06:PU58991 - isvavai.cz</a>
Výsledek na webu
—
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
10G BIT ETHERNET PHY IMPLEMENTATION IN FPGA BASED SYSTEMS
Popis výsledku v původním jazyce
The present electronic industry achieves unusual expansion of communication technology based on high-speed serial interfaces. It is due to need higher bandwidth and performance, lower size, power consumption and device price. The article will be focusedon a different approaches how to implement 10 GigaBit Ethernet physical layer in the FPGA based structures.
Název v anglickém jazyce
10G BIT ETHERNET PHY IMPLEMENTATION IN FPGA BASED SYSTEMS
Popis výsledku anglicky
The present electronic industry achieves unusual expansion of communication technology based on high-speed serial interfaces. It is due to need higher bandwidth and performance, lower size, power consumption and device price. The article will be focusedon a different approaches how to implement 10 GigaBit Ethernet physical layer in the FPGA based structures.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JC - Počítačový hardware a software
OECD FORD obor
—
Návaznosti výsledku
Projekt
—
Návaznosti
Z - Vyzkumny zamer (s odkazem do CEZ)
Ostatní
Rok uplatnění
2006
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of IFAC WORKSHOP on Programmable Devices and Embedded Systems PDeS2003
ISBN
80-214-3130-X
ISSN
—
e-ISSN
—
Počet stran výsledku
6
Strana od-do
427-432
Název nakladatele
VUT Brno
Místo vydání
Brno
Místo konání akce
Brno
Datum konání akce
14. 2. 2006
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
—