Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Analýza spínacích efektů v DC-DC převodnících prostřednictvím výpočtu pracovního bodu

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F07%3APU68076" target="_blank" >RIV/00216305:26220/07:PU68076 - isvavai.cz</a>

  • Nalezeny alternativní kódy

    RIV/60162694:G43__/07:#0001050

  • Výsledek na webu

  • DOI - Digital Object Identifier

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Analysis of Switching Effects in DC-DC Converters via Bias Point Computation

  • Popis výsledku v původním jazyce

    The paper describes a method for finding steady states in switched DC-DC converters, which is based on the SPICE bias point computation rather than a time-consuming transient analysis. The switched converter is modeled by unified substitutive circuits whose DC analysis determines directly the limit values of steady-state circuit variables at time instants when switches change their states. From these values one can derive e.g. the output voltage ripple or restore completely the steady-state signals.

  • Název v anglickém jazyce

    Analysis of Switching Effects in DC-DC Converters via Bias Point Computation

  • Popis výsledku anglicky

    The paper describes a method for finding steady states in switched DC-DC converters, which is based on the SPICE bias point computation rather than a time-consuming transient analysis. The switched converter is modeled by unified substitutive circuits whose DC analysis determines directly the limit values of steady-state circuit variables at time instants when switches change their states. From these values one can derive e.g. the output voltage ripple or restore completely the steady-state signals.

Klasifikace

  • Druh

    D - Stať ve sborníku

  • CEP obor

    JA - Elektronika a optoelektronika, elektrotechnika

  • OECD FORD obor

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>Z - Vyzkumny zamer (s odkazem do CEZ)

Ostatní

  • Rok uplatnění

    2007

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název statě ve sborníku

    Proceedings of the 18th European Conference on Circuit Theory and Design ECCTD'07

  • ISBN

    1-4244-1342-7

  • ISSN

  • e-ISSN

  • Počet stran výsledku

    4

  • Strana od-do

    1006-1009

  • Název nakladatele

    IEEE

  • Místo vydání

    Sevilla, Spain

  • Místo konání akce

    Sevilla, Spain

  • Datum konání akce

    26. 8. 2007

  • Typ akce podle státní příslušnosti

    EUR - Evropská akce

  • Kód UT WoS článku