Software pro generování systémů s digitálními filtry pro obvody ASIC
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F14%3APR27995" target="_blank" >RIV/00216305:26220/14:PR27995 - isvavai.cz</a>
Výsledek na webu
<a href="http://www.umel.feec.vutbr.cz/vyzkum/vysledky/software/" target="_blank" >http://www.umel.feec.vutbr.cz/vyzkum/vysledky/software/</a>
DOI - Digital Object Identifier
—
Alternativní jazyky
Jazyk výsledku
čeština
Název v původním jazyce
Software pro generování systémů s digitálními filtry pro obvody ASIC
Popis výsledku v původním jazyce
Programové vybavení pro generování systémů s digitálními filtry pro obvody ASIC s ohledem na plochu, rychlost a spotřebu energie. Výstupem nástroje jsou syntetizovatelné HDL popisy navržených systémů a jednotlivých filtrů. Mezi podporované typy filtrů patří decimační a interpolační CIC filtry, FIR filtry (standardní, decimační i interpolační) a IIR filtry. Součástí jsou i podpůrné obvody – hradla, registry, aritmetické bloky, paměti a komunikační rozhraní.
Název v anglickém jazyce
ASIC Digital Filter Systems Generator
Popis výsledku anglicky
Software for HDL description generation of systems based on digital filters for ASICs considering area, speed and power consumption. The software generates fully synthesizable HDL description of designed systems and individual digital filters. There are supported several types of filters – decimation and interpolation CIC filters, FIR filters (standard, decimation and interpolation), IIR filters and auxiliary blocks – gates, registers, arithmetical units, memories and communication interfaces.
Klasifikace
Druh
R - Software
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2014
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Interní identifikační kód produktu
ADFS Generator
Technické parametry
supported digital filters: CIC (decimation, interpolation), FIR (standard, decimation, interpolation), IIR hardware output: VHDL, Verilog
Ekonomické parametry
vývoj 250 tis. Kč, know-how 150 tis. Kč
IČO vlastníka výsledku
—
Název vlastníka
Ústav mikroelektroniky