Low-Voltage Fully Cascadable Resistorless Transadmittance-Mode All-Pass Filter
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F14%3APU109965" target="_blank" >RIV/00216305:26220/14:PU109965 - isvavai.cz</a>
Výsledek na webu
<a href="http://dx.doi.org/10.1109/MWSCAS.2014.6908383" target="_blank" >http://dx.doi.org/10.1109/MWSCAS.2014.6908383</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/MWSCAS.2014.6908383" target="_blank" >10.1109/MWSCAS.2014.6908383</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Low-Voltage Fully Cascadable Resistorless Transadmittance-Mode All-Pass Filter
Popis výsledku v původním jazyce
This paper presents a new realization of a first-order transadmittance-mode (TAM) all-pass filter (APF). In the proposed mixed-mode APF a simple transconductor, inverting voltage buffer, and unity-gain current follower are used as active building blocks. Considering the input intrinsic resistance of current follower as useful active filter parameter, the proposed TAM APF employs only a floating capacitor as external passive component. Hence, it is a resistorless circuit. In addition, due to high-impendence voltage input and high-impedance of output current terminal, it is fully cascadable filter realization. SPICE simulation results are included to support the theory. In the design the PTM 90 nm level-7 CMOS process BSIM3v3 parameters with low (+-0.5 V) DC voltages were used.
Název v anglickém jazyce
Low-Voltage Fully Cascadable Resistorless Transadmittance-Mode All-Pass Filter
Popis výsledku anglicky
This paper presents a new realization of a first-order transadmittance-mode (TAM) all-pass filter (APF). In the proposed mixed-mode APF a simple transconductor, inverting voltage buffer, and unity-gain current follower are used as active building blocks. Considering the input intrinsic resistance of current follower as useful active filter parameter, the proposed TAM APF employs only a floating capacitor as external passive component. Hence, it is a resistorless circuit. In addition, due to high-impendence voltage input and high-impedance of output current terminal, it is fully cascadable filter realization. SPICE simulation results are included to support the theory. In the design the PTM 90 nm level-7 CMOS process BSIM3v3 parameters with low (+-0.5 V) DC voltages were used.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
JA - Elektronika a optoelektronika, elektrotechnika
OECD FORD obor
—
Návaznosti výsledku
Projekt
<a href="/cs/project/ED2.1.00%2F03.0072" target="_blank" >ED2.1.00/03.0072: Centrum senzorických, informačních a komunikačních systémů (SIX)</a><br>
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)<br>S - Specificky vyzkum na vysokych skolach
Ostatní
Rok uplatnění
2014
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 2014 IEEE 57th International Midwest Symposium on Circuits and Systems (MWSCAS 2014)
ISBN
978-1-4799-4132-2
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
185-188
Název nakladatele
Neuveden
Místo vydání
College Station, Texas, USA
Místo konání akce
College Station
Datum konání akce
3. 8. 2014
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000350205800047