Vše

Co hledáte?

Vše
Projekty
Výsledky výzkumu
Subjekty

Rychlé hledání

  • Projekty podpořené TA ČR
  • Významné projekty
  • Projekty s nejvyšší státní podporou
  • Aktuálně běžící projekty

Chytré vyhledávání

  • Takto najdu konkrétní +slovo
  • Takto z výsledků -slovo zcela vynechám
  • “Takto můžu najít celou frázi”

Design of Novel CMOS DCCII with Reduced Parasitics and its All-Pass Filter Applications

Identifikátory výsledku

  • Kód výsledku v IS VaVaI

    <a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F16%3APU120313" target="_blank" >RIV/00216305:26220/16:PU120313 - isvavai.cz</a>

  • Výsledek na webu

    <a href="http://dx.doi.org/10.5755/j01.eie.22.6.17222" target="_blank" >http://dx.doi.org/10.5755/j01.eie.22.6.17222</a>

  • DOI - Digital Object Identifier

    <a href="http://dx.doi.org/10.5755/j01.eie.22.6.17222" target="_blank" >10.5755/j01.eie.22.6.17222</a>

Alternativní jazyky

  • Jazyk výsledku

    angličtina

  • Název v původním jazyce

    Design of Novel CMOS DCCII with Reduced Parasitics and its All-Pass Filter Applications

  • Popis výsledku v původním jazyce

    In this paper, a novel translinear loop based, high performance Complementary Metal-Oxide-Semiconductor (CMOS) second-generation differential current conveyor (DCCII) is introduced. By using super source follower transistors, very low equivalent impedances are obtained at input terminals xn and xp. In addition, new voltage-mode (VM) and current-mode (CM) first-order all-pass filters (APFs) are proposed to highlight the performance of the designed CMOS DCCII. The designed CMOS implementation is simulated with HSpice using AMS 0.35 µm real process parameters. It consumes only 1.3 mW power with using ±1.25 V power supply voltages. The simulation results of the proposed CMOS DCII circuit and the experimental results for designed VM APF are in very good agreement with the theoretical ones.

  • Název v anglickém jazyce

    Design of Novel CMOS DCCII with Reduced Parasitics and its All-Pass Filter Applications

  • Popis výsledku anglicky

    In this paper, a novel translinear loop based, high performance Complementary Metal-Oxide-Semiconductor (CMOS) second-generation differential current conveyor (DCCII) is introduced. By using super source follower transistors, very low equivalent impedances are obtained at input terminals xn and xp. In addition, new voltage-mode (VM) and current-mode (CM) first-order all-pass filters (APFs) are proposed to highlight the performance of the designed CMOS DCCII. The designed CMOS implementation is simulated with HSpice using AMS 0.35 µm real process parameters. It consumes only 1.3 mW power with using ±1.25 V power supply voltages. The simulation results of the proposed CMOS DCII circuit and the experimental results for designed VM APF are in very good agreement with the theoretical ones.

Klasifikace

  • Druh

    J<sub>imp</sub> - Článek v periodiku v databázi Web of Science

  • CEP obor

  • OECD FORD obor

    20201 - Electrical and electronic engineering

Návaznosti výsledku

  • Projekt

    Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.

  • Návaznosti

    P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)

Ostatní

  • Rok uplatnění

    2016

  • Kód důvěrnosti údajů

    S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů

Údaje specifické pro druh výsledku

  • Název periodika

    Elektronika Ir Elektrotechnika

  • ISSN

    1392-1215

  • e-ISSN

  • Svazek periodika

    22

  • Číslo periodika v rámci svazku

    6

  • Stát vydavatele periodika

    LT - Litevská republika

  • Počet stran výsledku

    5

  • Strana od-do

    46-50

  • Kód UT WoS článku

    000391551800008

  • EID výsledku v databázi Scopus

    2-s2.0-85009740893