Voltage Gain-Controlled Third-Generation Current Conveyor and its All-Pass Filter Verification
Identifikátory výsledku
Kód výsledku v IS VaVaI
<a href="https://www.isvavai.cz/riv?ss=detail&h=RIV%2F00216305%3A26220%2F17%3APU124561" target="_blank" >RIV/00216305:26220/17:PU124561 - isvavai.cz</a>
Výsledek na webu
<a href="http://ieeexplore.ieee.org/document/8093273/" target="_blank" >http://ieeexplore.ieee.org/document/8093273/</a>
DOI - Digital Object Identifier
<a href="http://dx.doi.org/10.1109/ECCTD.2017.8093273" target="_blank" >10.1109/ECCTD.2017.8093273</a>
Alternativní jazyky
Jazyk výsledku
angličtina
Název v původním jazyce
Voltage Gain-Controlled Third-Generation Current Conveyor and its All-Pass Filter Verification
Popis výsledku v původním jazyce
The paper presents a new active building block (ABB) called minus-type voltage gain-controlled third-generation current conveyor (VGC-CCIII) in which the voltage gain between Y to X terminal can be controlled. The usefulness of the tunable feature in the presented ABB is demonstrated in current-mode {0.3rd; 0.5th; 0.7th; 1st}-order all-pass filter (APF) employing single VGC-CCIII, one capacitor, and one resistor. The theoretical results of the integer- and fractional-order APF are verified by SPICE simulations based on readily available IC OPA860 macromodel, which can also be used in experiments.
Název v anglickém jazyce
Voltage Gain-Controlled Third-Generation Current Conveyor and its All-Pass Filter Verification
Popis výsledku anglicky
The paper presents a new active building block (ABB) called minus-type voltage gain-controlled third-generation current conveyor (VGC-CCIII) in which the voltage gain between Y to X terminal can be controlled. The usefulness of the tunable feature in the presented ABB is demonstrated in current-mode {0.3rd; 0.5th; 0.7th; 1st}-order all-pass filter (APF) employing single VGC-CCIII, one capacitor, and one resistor. The theoretical results of the integer- and fractional-order APF are verified by SPICE simulations based on readily available IC OPA860 macromodel, which can also be used in experiments.
Klasifikace
Druh
D - Stať ve sborníku
CEP obor
—
OECD FORD obor
20201 - Electrical and electronic engineering
Návaznosti výsledku
Projekt
Výsledek vznikl pri realizaci vícero projektů. Více informací v záložce Projekty.
Návaznosti
P - Projekt vyzkumu a vyvoje financovany z verejnych zdroju (s odkazem do CEP)
Ostatní
Rok uplatnění
2017
Kód důvěrnosti údajů
S - Úplné a pravdivé údaje o projektu nepodléhají ochraně podle zvláštních právních předpisů
Údaje specifické pro druh výsledku
Název statě ve sborníku
Proceedings of the 2017 23 European Conference on Circuit Theory and Design (ECCTD 2017)
ISBN
978-1-5386-3974-0
ISSN
—
e-ISSN
—
Počet stran výsledku
4
Strana od-do
1-4
Název nakladatele
IEEE
Místo vydání
Catania, Italy
Místo konání akce
Catania
Datum konání akce
4. 9. 2017
Typ akce podle státní příslušnosti
WRD - Celosvětová akce
Kód UT WoS článku
000426983700054